iPad的心脏——A4核探秘(中)

发布时间:2011-03-3 阅读量:792 来源: 我爱方案网 作者:

中心议题
    *拆解iPad,并对A4进行详尽分析


配备的CPU是Cortex-A8?


考虑到工艺为45nm、面积约为53.3mm2,则可推测晶体管数大约有2亿个(注1)。我们的分析合作伙伴评认为:“45nm工艺技术下,每mm2面积的电路约为130万逻辑门。但实际的LSI,其裸片上还需要形成内存、模拟电路、保持缓冲器与测试电路等。因此,其封装效率到不了一半。所以推测A4的逻辑电路大概在1500~2000万门之间。”

注1:根据半导体厂商的资料,可在某种程度上推测晶体管数。如松下在“ISSSC 2009”上公布了以45nm工艺制造的手机用微处理器(CPU核的最大工作频率为486MHz)详情。其裸片面积为65.9mm2,晶体管数约为2亿8000万个。工作频率高于该芯片的A4,被认为封装密度稍小些,因此推测其晶体管数约在2亿个左右。

iPhone制品群的处理器与A4的相同之处,是都认为是三星所制(表1)。“A4可看作是此前的iPhone所用处理器的升级版。考虑到过去采用的 实际情况和电路规模,CPU核应为英国ARM公司的Cortex-A8,图形处理电路则配备了英国Imagination Technologies的POWERVR SGX系列芯片”(我们的分析合作伙伴)。


以PoP方式与DRAM封装在一起

我们仔细观察了芯片封装面上的特征。A4采用了将DRAM层积(package-on-package, PoP)起来的结构,即使安装在印刷线路板(PWB)上,还是可以观察到到封装分为2层。这一点从横截面一看便知(图2)。

图2 采用与DRAM的层叠封装
从某研究机构得到的封装了A4部分的横截面照片。其采用将重叠封装了两个DRAM裸片的封装与封装了A4裸片的封装重叠的PoP结构,封装在印刷底板上。A4裸片有8个铜布线层和1个铝布线层。

采用了在PWB上的区域凸点上载有与A4裸片相连接的隔层,隔层上载有DRAM封装的方式。A4的隔层不仅连接着PWB,还与DRAM的封装相连接。

DRAM封装有两枚印有型号K4X1G323PE和三星商标的裸片。每个裸片均以金属线与DRAM的隔层相连。 从三星网站可知,K4X1G323PE为支持移动DDR接口的1Gbit产品。因有1Gbit的两枚芯片,故iPad配备的DRAM容量合计为 256MB。

改头换面了的CPU核

从最初的iPhone一直到iPad的处理器裸片看,令人感到iPad配备的A4并没有根本的变化。然而,分析工程师认为“CPU核的部分改头换面了”。于是,我们对CPU核作了仔细分析。

苹果公司被认为于2009年开始使用Cortex-A8作为iPhone与iPod touch的处理器。比较采用Cortex-A8之后的三个处理器的CPU核,可以看出其有两个阶段的演进(图3)。

图3 iPhone 3GS以后的CPU核变迁
2009年秋季上市的iPod touch(第三代产品)的处理器,认为采用45nm技术制造。CPU核的面积变小了。A4中除高速缓存所占面积增加外,还发现了处理器核内的电路元件为分散配置等。尺寸为实测值。

第一个阶段的演进为制造技术的微细化。iPod touch第三代产品用处理器,被认为是苹果首次在移动产品中使用了45nm工艺技术。CPU核的面积因此几乎缩小一半。然而,1级缓存及2级缓存的电路 在裸片上仍为固定配置,缓存以外的逻辑电路部分未见不同,即从RTL描述可推测的单纯逻辑合成等,在第一阶段演进的前后没有变化。

接下来在A4上发生了可称是内部结构变化的第二个演进阶段。这时,除2次缓存占整体面积的比例增加外,还观察到了处理器核内的1次缓存呈分散配置状 态。并且,处理器核内还可见推测系特别配置而非完全交由逻辑合成工具处理的演算器模块。“这或许是设计手法发生了某些变化。”我们的分析合作者说。

相关资讯
华虹半导体2025年Q1业绩解析:逆势增长背后的挑战与破局之路

2025年第一季度,华虹半导体(港股代码:01347)实现销售收入5.409亿美元,同比增长17.6%,环比微增0.3%,符合市场预期。这一增长得益于消费电子、工业控制及汽车电子领域需求的复苏,以及公司产能利用率的持续满载(102.7%)。然而,盈利能力显著下滑,母公司拥有人应占溢利仅为380万美元,同比锐减88.05%,环比虽扭亏为盈,但仍处于低位。毛利率为9.2%,同比提升2.8个百分点,但环比下降2.2个百分点,反映出成本压力与市场竞争的加剧。

边缘计算新引擎:瑞芯微RV1126B四大核心技术深度解析

2025年5月8日,瑞芯微电子正式宣布新一代AI视觉芯片RV1126B通过量产测试并开启批量供货。作为瑞芯微在边缘计算领域的重要布局,RV1126B凭借3T算力、定制化AI-ISP架构及硬件级安全体系,重新定义了AI视觉芯片的性能边界,推动智能终端从“感知”向“认知”跃迁。

半导体IP巨头Arm:季度营收破12亿,AI生态布局能否撑起估值泡沫?

2025财年第四季度,Arm营收同比增长34%至12.4亿美元,首次突破单季10亿美元大关,超出分析师预期。调整后净利润达5.84亿美元,同比增长55%,主要得益于Armv9架构芯片在智能手机和数据中心的渗透率提升,以及计算子系统(CSS)的强劲需求。全年营收首次突破40亿美元,其中专利费收入21.68亿美元,授权收入18.39亿美元,均刷新历史纪录。

Arrow Lake的突破:混合架构与先进封装的协同进化

2024年10月,英特尔正式发布Arrow Lake架构的酷睿Ultra 200系列处理器,标志着其在桌面计算领域迈入模块化设计的新阶段。作为首款全面采用Chiplet(芯粒)技术的桌面处理器,Arrow Lake不仅通过多工艺融合实现了性能与能效的优化,更以创新的混合核心布局和缓存架构重新定义了处理器的设计范式。本文将深入解析Arrow Lake的技术突破、性能表现及其对行业的影响。

暗光性能提升29%:深度解析思特威新一代AI眼镜视觉方案

2025年5月8日,思特威(股票代码:688213)正式发布专为AI眼镜设计的1200万像素CMOS图像传感器SC1200IOT。该产品基于SmartClarity®-3技术平台,集成SFCPixel®专利技术,以小型化封装、低功耗设计及卓越暗光性能,推动AI眼镜在轻量化与影像能力上的双重突破。公司发言人表示:"AI眼镜的快速迭代正倒逼传感器技术升级,需在尺寸、功耗与画质间实现平衡,这正是SC1200IOT的核心价值所在。"