发布时间:2011-11-3 阅读量:1764 来源: 我爱方案网 作者:

图1.显示各种电源管理要求的基本锁相环
PLL中,反馈控制环路驱动电压控制振荡器(VCO),使振荡器频率(或相位)精确跟踪所施加基准频率的倍数。许多优秀的参考文献 (例如Best的锁相环1),解释了PLL的数学分析;ADI的ADIsimPLL?等仿真工具则对了解环路传递函数和计算很有帮助。下面让我们依次考察 一下PLL构建模块。
表1. ADF4350 VCO推压测

图2.ADF4350 VCO通过10kHz、0.6v p-p方波响应

图3.使用ADP3334和ADP150LDO对(AA电池)供电时ADF4350在4.4GHz下的相位噪声比较
图3强调了低噪声电源对于ADF4350的重要性,但对电源或 LDO的噪声该如何要求呢?
其中vLDO(f)是LDO的电压噪声频谱密度。
1 Hz带宽内的单边带电源频谱密度SΦ(f)由下式得出:

其中 L(LDO)是失调为f时,调节器对VCO相位噪声(以dBc/Hz表示)的噪声贡献; f; Kpushing是VCO推压系数,以Hz/V表示;vLDO(f)是给定频率偏移下的噪声频谱密度,以V/√Hz表示。

图4.小信号加性vco电源噪声模型
在自由模式VCO中,总噪声为 LLDO值加VCO噪声。以dB表示则为:![]()
例如,试考虑推压系数为10 MHz/V、在100 kHz偏移下测得相位噪声为–116 dBc/Hz的VCO:要在100 kHz下不降低VCO噪声性能,所需的电源噪声频谱密度是多少?电源噪声和VCO噪声作为方和根添加,因此电源噪声应比VCO噪声至少低6 dB,以便将噪声贡献降至最低。所以LLDO应小于–122 dBc/Hz.使用公式1,
给定偏移下的LDO噪声频谱密度通常可通过LDO数据手册的典型性能曲线读取。
当VCO连接在负反馈PLL内时,LDO噪声以类似于VCO噪声的方式通过PLL环路滤波器进行高通滤波。因此,上述公式仅适用于大于PLL环路带宽的频 率偏移。在PLL环路带宽内,PLL可成功跟踪并滤 LDO噪声,从而降低其噪声贡献。

图5.用于衰减LDO噪声的LCπ滤波器
选择器件时需要非常小心。典型电感为微亨利范围内(使用铁氧体磁芯),因此需要考虑电感数据手册中指定的饱和电流(ISAT), 作为电感下降10%时的直流电平。VCO消耗的电流应小于ISAT. 有效串联电阻(ESR) 也是一个问题,因为它会造成滤波器两端的IR压降。对于消耗300 mA直流电流的微波VCO,需要ESR小于0.33Ω的电感,以产生小于100 mV的IR压降。较低的非零ESR还可抑制滤波器响应并改善LDO稳定性。为此,选择具有极低寄生ESR的电容并添加专用串联电阻可能较为实际。
图6.测量电荷泵电源抑制的设置
17.4 mV (–22 dBm)的纹波信号经交流耦合至电源电压,并在频率范围内进行扫描。在每一频率下测量杂散水平,并根据–22dBm输入与杂散输出电平间的差异(以dB表 示)计算PSR.留在适当位置的0.1 μF和1 nF电荷泵电源去耦电容为耦合信号提供一定衰减,因此发生器处的信号电平增加,直至在各频率点下引脚上直接测得17.4 mV.结果如图7所示。
图7.ADF4150HF电荷泵电源抑制曲线图
在PLL环路带宽内,随着频率增加,电源抑制最初变差。随着频率接近PLL环路带宽,纹波频率以类似于基准噪声的方式衰减,PSR改善。该曲线图显示,需 要具有较高开关频率(理想情况下大于1 MHz)的升压转换器,以便尽可能降低开关杂散。另外,PLL环路带宽应尽可能降至最低。
图8.ADP1613升压转换器EXCEL设计工具
作为最终实验,将高压电荷泵的PSR与有源滤波器(目前用于产生高VCO调谐电压的最常见拓扑结构)进行比较。为执行测量,使用无源环路滤波器将幅度为1 V p-p的交流信号注入ADF4150HV的电荷泵电源(VP)与图6的测量设置相同。后以有源滤波器代替相等带宽的无源滤波器,重复相同的测量。所用的有 源滤波器为CPA_PPFFBP1型,如ADIsimPLL所述(图9)。

图9.ADlsimPLL中CPA_PPFFBP1滤波器设计的屏幕视图。
为提供公平的比较,电荷泵和运算放大器电源引脚上的去耦相同,即10 μF、10 nF和10 pF电容并联。测量结果显示于图10中:与有源滤波器相比,高压电荷泵的开关杂散水平降低了40 dB至45 dB.利用高压电荷泵改善的杂散水平部分可解释为通过有源滤波器看到的环路滤波器衰减更小,其中注入的纹波在第一极点之后,而在无源滤波器中注入的纹波位 于输入端
图10.有源环路滤波器与高压无源滤波器的电源纹波电平
最后一点:图1所示的第三电源电轨(分压器电源,AVDD/DVDD-与VCO和电荷泵电源相比具有较宽松的电源要求,因为PLL(AVDD)的RF部分 通常是具有稳定带隙参考偏置电压的双极性ECL逻辑级,所以相对不受电源影响。另外,数字CMOS模块本质上对电源噪声具有更强的抵抗力。因此,建议选择 (DVDD)能够满足此电轨电压和电流要求的中等性能LDO,并在所有电源引脚附近充分去耦;通常100 nF和10 pF并联就够了。
三星已向英伟达以付费方式提供HBM4的最终样品,并完成内部品质验证
意法半导体已向马斯克的SpaceX公司交付超过50亿颗射频天线芯片
恩智浦宣布关闭其位于美国亚利桑那州钱德勒市的ECHO Fab晶圆厂
龙芯中科旗下GPGPU产品9A1000已完成流片并进入交付阶段
三星代工正与AMD就2纳米(SF2)工艺展开深度合作谈判,有望为其下一代Zen 6架构EPYC服务器处理器“Venice”进行代工生产服务。