ST率先部署64位ARM Cortex-A57处理器,研发下一代专用芯片解决方案

发布时间:2012-11-6 阅读量:652 来源: 发布人:

导读:Cortex-A57处理器是基于ARMv8架构的新处理器解决方案,拥有全新64位执行状态。意法半导体将运用64位处理器Cortex-A57的极高性能、更宽寻址空间和低功耗的特性开发下一代计算任务密集型系统级芯片。 

从业界领先的STM32系列32位基于ARM Cortex微控制器,到最复杂的系统级芯片(SoC)定制解决方案,意法半导体成功地将32位ARM内核集成到各种产品内,积累了丰富的ARM处理器集成经验。意法半导体将运用64位处理器Cortex-A57的极高性能、更宽寻址空间和低功耗的特性开发下一代计算任务密集型系统级芯片。

意法半导体执行副总裁兼数字融合产品部总经理Gian Luca Bertino表示:“通过整合ARM技术与意法半导体广泛的IP组合、应用技术诀窍和领先制造工艺,我们为客户提供各种优化的微控制器解决方案,并在这个领域取得了令人骄傲成绩。Cortex-A50系列将加强我们为统一平台产品开发计划而研发的IP组合,还可提升我们为网络基础设施和数据集中器开发的专用芯片的能效。此外,作为首批主要合作伙伴之一,意法半导体将在市场上率先推出基于Cortex-A50内核的产品。”

意法半导体绘就了积极的产品开发蓝图,计划将Cortex-A57处理器集成到多核系统级芯片(SoC)解决方案内,满足高端应用对极高的计算性能和充满挑战性的功耗参数的要求。ARM Cortex-A57处理器的低功耗让意法半导体的解决方案能够达到更高的集成度,帮助系统集成工程师简化网络基础设施和数据集中器产品的冷却系统设计。在意法半导体数字融合统一处理平台计划中,Cortex-A50系列将是下一代产品的基础处理器。

ARM处理器产品部总经理Tom Cronk表示:“消费者期待能够无缝连接个人数据和内容,指尖轻松掌控个人世界。为达到这个目标,ARM与意法半导体等合作伙伴必须不断创新,提供划时代的移动计算技术,推动网络和服务器市场增长。意法半导体的系统级芯片研发经验结合Cortex-A57处理器的创新技术将有助于实现这个目标。我们期待高性能和低功耗的ARMv8架构将会被运用在意法半导体的多款新产品内,这些产品将是未来消费电子和企业基础设施的核心组件。”

从标准功率分立器件,到最复杂的网络基础设施专用芯片,为履行环保承诺,意法半导体不断努力提高产品能效。例如,2010年,服务器集群占全球总耗电量的1.3%。随着全球逐渐接受通过云计算技术解决个人和企业通信以及数据存储器问题,能效明显提高的64位ARMv8架构系统级芯片将有助于推进全球的可持续发展。
相关资讯
全球最薄扬声器问世:150毫克如何撬动百亿可穿戴市场?

Sycamore-W是xMEMS Labs于2025年5月推出的专为腕戴设备设计的全球最薄全硅MEMS扬声器,尺寸仅20×4×1.28毫米,厚度1毫米,重量150毫克(约传统扬声器的1/20)。其采用压电MEMS技术,通过超声波声学平台实现全频段声音输出,为智能手表、运动手环等空间受限设备提供高保真音质(µFidelity™),同时通过IP58防护等级和10,000g抗冲击性能满足户外运动场景需求。

大族激光加速海外布局,PCB设备市场迎爆发式增长​

随着全球电子产业链加速重构,东南亚地区正成为PCB(印制电路板)产业的新兴增长极。大族激光在最新机构调研中透露,由于国际终端品牌推动供应链多元化,泰国、越南等国家的PCB产能快速扩张,预计未来几年东南亚市场的复合增长率将超越中国大陆。

戴尔AI服务器订单暴增144亿美元!盈利预测大幅上调​

戴尔科技(Dell Technologies)近日发布最新财报,上调了2026财年的盈利预测,并透露其人工智能(AI)服务器业务增长迅猛,订单量远超预期。

180V/μs压摆率问世:RS8761/2/4P打破精密信号处理瓶颈

RS8761/2/4P系列是新一代高速CMOS运算放大器,在RS8751系列基础上通过工艺优化,显著提升了失调电压精度与噪声性能。该系列支持轨对轨输入/输出,工作电压覆盖2.7V-5.5V,适应工业级温度范围(-40℃~125℃),提供SOT23-5、SOP8、MSOP8、TSSOP14等封装,引脚定义与市场主流产品兼容,可快速替换升级。

日月光半导体推出TSV-enhanced FOCoS-Bridge技术,加速AI与HPC芯片封装革新

5月29日,全球半导体封测龙头日月光半导体(ASE)宣布推出具备硅通孔(TSV)的扇出型基板上芯片桥接技术(FOCoS-Bridge),旨在提升AI与高性能计算(HPC)芯片的互连密度、能效及散热性能。该技术通过TSV缩短信号传输路径,优化电源完整性,并支持更高速的数据传输,以满足AI、HPC及小芯片(Chiplet)集成需求。