富士通半导体推出顶尖定制化SoC创新设计方法

发布时间:2014-01-15 阅读量:774 来源: 我爱方案网 作者:

【导读】富士通半导体今日宣布,成功开发了专为先进的28 nm SoC器件量身打造的全新设计方法,将White Space最小化并可协调逻辑与物理架构,实现更高电路密度且有效缩短线路布局时间。

上海,2014年1月15日 – 富士通半导体(上海)有限公司今日宣布,成功开发了专为先进的28 nm SoC器件量身打造的全新设计方法,不仅能实现更高的电路密度,同时也可有效缩短开发时间。采用全新设计方法能够将电路的密度提高33%,并可将最终的线路布局时间缩短至一个月。这种设计方法将整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC器件。富士通半导体预计自2014年2月起将开始接受采用这种全新设计方法的SoC订单。
  
采用28 nm等顶尖制程工艺的SoC器件需要有越来越多的功能与效能,进而要在芯片中布建越来越多的电路。未来SoC的设计将日趋复杂,开发时间也将会因此较以往增加,同时如何有效解决功耗问题也成为设计者的更大挑战。
  
为应对日趋复杂的SoC设计,富士通半导体所开发出的创新设计方法能实现更高的电路密度、更短的开发时程和降低功耗,并整合至富士通半导体的各种全新定制化SoC设计方案中,协助客户开发RTL-Handoff SoC组件。较传统的设计流程,设计者可采用富士通半导体的全新设计方法在相同大小的芯片中增加33%电路,而且可将最终的线路布局时间缩短至一个月。
  
全新设计方法将White Space有效最小化

全新的独家设计流程可估算出较容易布线的平面图,并根据布线路径与时序收敛为内部数据总线进行优化。这些设计步骤可将无法建置晶体管的White Space数量降到最少,因而可让芯片容纳更多电路。
  
透过专利技术协调逻辑与物理架构

此专利技术无须更动任何逻辑设计,即可自动针对物理布线进行网表数据合成,并可提升整体设计的布线效率以及使时序收敛变得更容易,因而可有效减少最终布线流程所需的时间,更可达到更高的密度整合度。

富士通半导体全新客制化SoC设计方法示意图
图1:富士通半导体全新客制化SoC设计方法示意图

富士通半导体是世界级的ASIC供货商,多年来运用在业界累积的傲人成绩和专精技术,持续提供一站购足的完整定制化SoC解决方案,其中结合了先进设计建置、制造服务和系统级研究、开发支持等服务。透过上述解决方案,富士通半导体将能支持客户快速开发高效性能及省电的SoC器件。

相关资讯
西南唯一高端电子陶瓷粉体项目启动!总投资布局近10亿元

近日,总投资近10亿元的重庆新申新电子陶瓷材料新建项目(简称"新申新材料")在重庆两江新区水土新城正式开工。

特朗普集结苹果、英伟达等科技巨头组建“美国科技部队”

特朗普政府于15日宣布成立"美国科技部队"(US Tech Force),计划组建一支由工程师和专家组成的千人研发团队。

世纪大和解!京东方与三星专利战握手言和

京东方与三星达成全面和解,联合向美国国际贸易委员会提交终止相关调查的申请

全球首富再破纪录!马斯克净资产达6000亿美元

《福布斯》统计显示,埃隆·马斯克已成为全球首位净资产突破6000亿美元的富豪。

以“新”为擎 智汇湾区—— CITE 2026蓄势待发

​2025年12月16日,中国电子信息博览会组委会在深圳召开新闻发布会,宣布第十四届中国电子信息博览会(CITE 2026)将于2026年4月9日—11日在深圳会展中心(福田)盛大举办,并向社会各界发布博览会相关筹备情况。