什么是品质因数

发布时间:2012-02-15 阅读量:7002 来源: 我爱方案网 作者:

什么是品质因数

我们学习过各种谐振电路时,常常涉及到电路的品质因数的问题,那么什么是品质因数呢?

品质因数,其英文全称为quality factor ,简称Q因数。品质因数是电学和磁学的量。品质因数表征一个储能器件(如电感线圈、电容等)、谐振电路所储能量同每周损耗能量之比的一种质量指标。元件的Q值愈大,用该元件组成的电路或网络的选择性愈佳。电抗元件的Q值等于它的电抗同等效串联电阻的比值。对于无辐射系统,如Z=R+jX,则Q =|X|/R。SI单位:1(一)。   

Q=无功功率/有功功率   

谐振回路的品质因数为谐振回路的特性阻抗与回路电阻之比。   

在串联电路中,电路的品质因数Q有两种测量方法,一是根据公式 Q=UL/U0=Uc/U0测定,Uc与UL分别为谐振时电容器C与电感线圈L上的电压;另一种方法是通过测量谐振曲线的通频带宽度△f=f2-f1,再根据Q=f0/(f 2-f1)求出Q值。式中f0为谐振频率,f2与f1是失谐时,亦即输出电压的幅度下降到最大值的1/√2(=0.707)倍时的上、下频率点。Q值越大,曲线越尖锐,通频带越窄,电路的选择性越好。在恒压源供电时,电路的品质因数、选择性与通频带只决定于电路本身的参数,与信号源无关。

品质因数公式的推导


1是一串联谐振电路,它由电容C、电感L和由电容的漏电阻与电感的线电阻R所组成。此电路的复数阻抗Z为三个 元件的复数阻抗之和。

Z=R+jωL+(-j/ωC)=R+j(ωL-1/ωC) ⑴

上式电阻R是复数的实部,感抗与容抗之差是复数的虚部,虚部我们称之为电抗用X表示, ω是外加信号的角频率。

当X=0时,电路处于谐振状态,此时感抗和容抗相互抵消了,即式⑴中的虚部为零,于是电路中的阻抗最小。因此电流最大,电路此时是一个纯电阻性负载电路,电路中的电压与电流同相。电路在谐振时容抗等于感抗,所以电容和电感上两端的电压有效值必然相等,电容上的电压有效值UC=I*1/ωC=U/ωCR=QU 品质因素Q=1/ωCR,这里I是电路的总电流。

电感上的电压有效值UL=ωLI=ωL*U/R=QU 品质因素Q=ωL/R

因为:UC=UL 所以Q=1/ωCR=ωL/R

电容上的电压与外加信号电压U之比UC/U= (I*1/ωC)/RI=1/ωCR=Q

感上的电压与外加信号电压U之比UL/U= ωLI/RI=ωL/R=Q

从上面分析可见,电路的品质因素越高,电感或电容上的电压比外加电压越高。

电路的选择性:图1电路的总电流I=U/Z=U/[R2+(ωL-1/ωC)2]1/2=U/[R2+(ωLω0/ω0-ω0/ωCω0)2]1/2 ω0是电路谐振时的角频率。当电路谐振时有:ω0L=1/ω0C

所以I=U/{R2+[ω0L(ω/ω0-ω0/ω)]2}1/2= U/{R2+[R2(ω0L/R)2](ω/ω0-ω0/ω)2}1/2= U/R[1+Q2(ω/ω0-ω0/ω)2]1/2

因为电路谐振时电路的总电流I0=U/R,

所以I=I0/[1+Q2(ω/ω0-ω0/ω)2]1/2有:I/I0=1/[1+Q2(ω/ω0-ω0/ω)2]1/2作此式的函数曲线。设(ω/ω0-ω0/ω)2=Y

曲线如图2所示。这里有三条曲线,对应三个不同的Q值,其中有Q1>Q2>Q3。从图中可看出当外加信号频率ω偏离电路的谐振频率ω0时, I/I0均小于1。Q值越高在一定的频偏下电流下降得越快,其谐振曲线越尖锐。也就是说电路的选择性是由电路的品质因素Q所决定的,Q值越高选择性越好。

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。