开关电源维修技巧及EMI的特点

发布时间:2019-01-14 阅读量:815 来源: 发布人:

维修开关电源时,首要用万用表检测各功率部件是否击穿短路,开关电源外壳如电源整流桥堆,开关管,高频大功率整流管;按捺浪涌电流的大功率电阻是否烧断。再检测各输出电压端口电阻是否反常,上述部件如有损坏则需替换。第一步完成后,接通电源后还不能正常作业,接着要检测功率因数模块(PFC)和脉宽调制组件(PWM),查阅相关资料,了解PFC和PWM模块每个脚的功用及其模块正常作业的必备条件。


开关电源维修技巧及EMI的特点


然后,关于具有PFC电路的电源则需丈量滤波电容两端电压是否为380VDC左右,如有380VDC左右电压,阐明PFC模块作业正常,接着检测PWM组件的作业状态,丈量其电源输入端VC ,参阅电压输出端VR ,发动操控Vstart/Vcontrol端电压是否正常,使用220VAC/220VAC阻隔变压器给开关电源供电,用示波器观测PWM模块CT端对地的波形是否为线性杰出的锯齿波或三角形。输出端V0的波形是否为有序的窄脉冲信号。

在开关电源维修实践中,有许多开关电源选用UC38××系列8脚PWM组件,开关电源适配器大多数电源不能作业都是因为电源发动电阻损坏,或芯片功能下降。当R断路后无VC,PWM组件无法作业,需替换与原来功率阻值相同的电阻。当PWM组件发动电流添加后,可减小R值到PWM组件能正常作业停止。检测某电源时未发现其他反常,在R(220K)上并接一个220K的电阻后,PWM组件作业,输出电压均正常。有时候因为外围电路故障,致使VR端5V电压为0V,PWM组件也不作业,遇到此状况,把与VR端相连的外电路断开,VR从0V变为5V,PWM组件正常作业,输出电压均正常。 


开关电源维修技巧及EMI的特点


当滤波电容上无380VDC左右电压时,阐明PFC电路没有正常作业,开关电源电路示意图PFC模块要害检测脚为电源输入脚VC,发动脚Vstart/control,CT和RT脚及V0脚。测验一板上滤波电容上无380VDC电压。VC,Vstart/control,CT和RT波形以及V0波形均正常,丈量场效应功率开关管G极无V0 波形,因为是贴片元件,机器用久后呈现V0端与板之间虚焊,V0信号没有送到场效应管G极。将V0端与板上焊点焊好,用万用表丈量滤波电容有380VDC电压。当Vstart/control 端为低电平时,PFC亦不能作业,则要检测其端点与外围相连的有关电路。总归,开关电源电路有易有难,功率有大有小,输出电压多种多样。只需抓住其中心的东西,即充分了解开关电源的基本结构以及PFC及PWM模块的特性,它们作业的基本条件,依照上述过程和办法,多着手进行开关电源的维修,就能迅速地扫除开关电源故障,达到事半功倍的效果。


作为工作于开关状态的能量转换装置,开关电源的电压、电流变化率很高,产生的干扰强度较大;干扰源主要集中在功率开关期间以及与之相连的散热器和高平变压器,相对于数字电路干扰源的位置较为清楚;开关频率不高(从几十千赫和数兆赫兹),主要的干扰形式是传导干扰和近场干扰;而印刷线路板(PCB)走线通常采用手工布线,具有更大的随意性,这增加了PCB分布参数的提取和近场干扰估计的难度。目前诊断差模共模干扰的三种方法:射频电流探头、差模抑制网络、噪声分离网络。用射频电流探头是测量差模 共模干扰最简单的方法,但测量结果与标准限值比较要经过较复杂的换算。差模抑制网络结构简单,测量结果可直接与标准限值比较,但只能测量共模干扰。噪声分离网络是最理想的方法,但其关键部件变压器的制造要求很高。
220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。