DCS的接地要求和故障处理

发布时间:2019-08-9 阅读量:2150 来源: 我爱方案网 作者:

DCS控制系统接地电阻要求。从仪表设备的接地端子到总接地板之间的导体及连接点电阻的总和称为连接电阻。仪表系统的接地连接电阻不应大于1Ω。接地极的电位与通过接地极流入大地的电流之比称之为接地极对地电阻。接地极对地电阻和总接地板、接地总干线及接地总干线两端的连接点电阻之和称为接地电阻。仪表系统的接地电阻不应大于4Ω。


DCS的接地要求和故障处理


接地线颜色推荐。根据接地线的用途选择合适的接地线颜色。 保护接地的接地连线、汇流线、分干线、汇总线、干线可使用绿色接地线; 信号回路和屏蔽接地的接地连线、汇流线、分干线、工作接地汇总线、干线可选择绿色+黄色接地线; 本安接地分干线、汇流条可选择绿色+黄色接地线;总接地板、接地总干线、接地极可选择绿色接地线。 DCS控制系统接地导线应采用多股胶合铜芯绝缘电线或电缆。接地系统的导线应根据连接仪表的数量和长度按以下数值选用:接地连线 > 2.5-4.0mm2;接地分干线 > 16-35mm2;接地连线 > 35-75mm2;


DCS接地涉及到接地地点,接地方式,接地电阻大小等从现场到DCS机柜的诸多节点和环节。但日常对DCS的常规检查主要有几个方面: DCS机柜应采用单点接地方式,检查是否有可能导致多点接地的地方出现,比如机柜与槽钢的接触,接地点是否为单条引下线(线径大于16mm2,长度小于30米)到地桩或地网,部件连接(或焊接)点是否良好(锈蚀)等。检查DCS接地点与电气地或避雷针引下线接地是否共用,距离是否符合要求,一般情况要求DCS接地与电气地距离15米以上,与避雷针接地点15米以上。测量DCS系统接地电阻是否小于5欧姆。很多因素相关,如接触良好,土壤湿度,导电率等,测量接地电阻可选用的仪器有摇表、钳形表等。


在人机接口中最严重的故障是操作员站死机。操作员站死机的原因很多,且比较复杂,有可能是冷却风扇停转导致主机过热,CPU负荷过重,软件本身有缺陷,硬盘、内存有隐患造成的等。操作员站死机时不要慌张,要冷静耐心的分析,并找出死机的原因。


电源出现严重故障会导致DCS瘫痪,断电故障有时可能就发生在不起眼的小事上。如供电接线头没有采用压接或压接不牢造成的接触不良,或者接线螺钉松动;电源线的连接点因腐蚀产生接触不良,导致电源线的阻抗增大和绝缘下降等。以上问题的出现都有可能导致供电瞬间中断或长时间断电。因此应定期检查电源输出电压,在停产检修时应检查电源线路,固紧螺钉来保证供电无接线问题。UPS的电池寿命到期就要更换,不要等有故障再更换。地线问题导致的故障,如系统接地电阻增大,接地端与接地网断开了,电源线和接地线布线不合理,没有做好防雷措施等,都将会影响正常供电。为了保障供电系统的正常运行,应定期检查防雷接地设施及线路。电源模块本身出现故障,更换即可。


DCS的接地要求和故障处理


如接线端或导线接触不良,接线端与实际信号不一致,输入信号线接反、松动、脱落,模块与底座接插不良等。人为的错误如将拨码开关位置放错,通信线接线方向错误或终端匹配器未接等。以上问题只要加强日常维修检查,加强人的责任心是可以杜绝、发现、消除的。受电磁干扰的情况大多是接地和防干扰措施注意不够引起的。如某厂有不少温度点测量不准,经检查发现是电缆桥架各段槽板之间有漆层,而各段槽板之间又没有用导线连接,由于没有屏蔽作用,干扰信号串入了热电偶的测量回路中,导致温度测量不准的故障。


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。