发布时间:2019-08-22 阅读量:581 来源: 智东西 发布人: Jane
智东西8月21日美国硅谷报道,赛灵思首届创新日(Innovation Day)正在美国硅谷举行当中。在创新日的前一晚,赛灵思正式推出了“有史以来”最大容量的FPGA芯片——Virtex UltraScale+ VU19P,智东西也在现场第一时间看到了这块芯片的实物,并了解到更多性能与参数信息。
赛灵思这片VU19P芯片不仅尺寸、容量都非常巨大,而且与前几天美国创企Cerebras拿出的全球最大巨型芯片相比,它有着更大的产业意义。
VU19P采用16nm工艺,基于Arm架构,拥有350亿颗晶体管,还拥有史以来单颗芯片最高逻辑密度、最大I/O数量(900万个系统逻辑单元、2072个用户I/O接口),用于当前最先进的AI芯片、5G芯片、汽车芯片的仿真与原型设计,2020年秋天上市。
在正在举行的赛灵思首届创新日(Innovation Day)上,赛灵思CTO兼高级副总裁Ivo Bolsens、副总裁Ken Chang、首席技术官办公室高级总监Patrick Lysaght等一众技术大咖还会对赛灵思ACAP架构、数据处理与扩展系统架构的未来发展方向、晶体管/封装/互联发展等话题进行进一步解读,智东西也将在现场第一时间发回报道。
一、专为AI/汽车/尖端芯片设计打造
▲赛灵思测试测量仿真高级市场总监Hanneke Krekels和赛灵思Virtex UltraScale+系列高级产品线经理Mike Thompson
赛灵思Virtex UltraScale+系列高级产品线经理Mike Thompson说,现在市面上所有最尖端的芯片在流片前都需要用FPGA芯片进行仿真与原型设计,VU19P正是为此而生,它是一款“Chip Maker’s Chip”(为芯片制造商打造的芯片)
VU19P还可以支持各种复杂的新兴算法,比如人工智能、机器学习、视频处理、传感器融合等。赛灵思产品线市场营销与管理高级总监Sumit Shah表示,VU19P不仅能帮助开发者加速硬件验证,还能助其在ASIC或SoC可用之前就能提前进行软件集成。
除了硬件技术之外,赛灵思还提供VIVADO设计套件,并为使用者提供工具流和IP支持,让芯片制造商其在芯片可用之前就能进行软件集成,降低成本、减轻流片风险、提高效率并加速产品上市进程。
二、有史以来最大容量的FPGA芯片
在具体参数方面,VU19P集成了16个Arm Cortex-A9 CPU,拥有900万个系统逻辑单元、每秒1.5 Terabit的DDR4存储器带宽、每秒4.5 Terabit的收发器带宽、以及2072个用户I/O接口。
据赛灵思表示,赛灵思是全球三代“最大容量”FPGA记录的保持者——第一代是 2011年的Virtex-7 2000T,第二代是2015年的Virtex UltraScale VU440,第三代是如今2019年的Virtex UltraScale+ VU19P。
相比上一代“冠军”——20nm的UltraScale 440 FPGA——新一代VU19P将容量扩大了1.6倍,同时也让系统能耗降低了60%。
VU19P的I/O接口数量和带宽也是前代产品的1.4倍,方便用户实现可扩展性、调试和实际验证。
同时,VU19P还拥有80个28G收发器,能够应用于高端口密度测设设备,支持最新的接口标准验证系统设计与验证。
结语:芯片越来越尖端、越来越复杂
现在市面上所有最尖端的芯片在流片前都需要用FPGA芯片进行仿真与原型设计,因此,赛灵思推出的这款VU19P正是为芯片制造商打造的,它能够支持更复杂的AI、5G、汽车、视觉算法,同时还能支持更大规模的ASIC/SoC设计需求。
随着当前芯片制造工艺越来越尖端、芯片设计越来越复杂,芯片设计厂商的前期成本飙升,流片风险也进一步提高,对于降低芯片成本/降低流片风险/缩短上市时间的需求将会进一步爆发。
在万物互联与智能化浪潮席卷全球的今天,新唐科技以颠覆性创新奏响行业强音。4月25日,这场历时10天、横跨七城的科技盛宴在深圳迎来高潮,以"创新驱动AI、新能源与车用科技"为主题,汇聚全球顶尖行业领袖,首次公开七大核心产品矩阵,展现从芯片设计到智能生态的全链条创新能力,为半导体产业转型升级注入新动能。
在2025年北美技术研讨会上,台积电正式宣布其A14(1.4nm)工艺将于2028年量产,并明确表示无需依赖ASML最新一代High NA EUV光刻机。这一决策背后,折射出全球半导体巨头在技术路线、成本控制和市场竞争中的深层博弈。
随着AIoT技术的快速落地,智能设备对高性能、低功耗嵌入式硬件的需求持续攀升。华北工控推出的EMB-3128嵌入式主板,搭载Intel® Alder Lake-N系列及Core™ i3-N305处理器,以高能效比设计、工业级可靠性及丰富的接口配置,成为轻量级边缘AI计算的理想选择。该主板支持DDR5内存、多模态扩展接口及宽温运行环境,可广泛应用于智能家居、工业自动化、智慧零售等场景,助力产业智能化升级。
作为全球半导体沉积设备领域的龙头企业,荷兰ASM国际(ASMI)近日发布2024年第一季度财报,展现强劲增长动能。财报显示,公司当季新增订单额达8.34亿欧元(按固定汇率计算),同比增长14%,显著超出市场预期的8.08亿欧元。这一表现主要受益于人工智能芯片制造设备需求激增与中国市场的战略性突破,同时反映出半导体产业技术迭代与地缘经济博弈的双重影响。
随着汽车智能化加速,车载摄像头、激光雷达、显示屏等传感器数量激增,数据传输带宽需求呈指数级增长。传统国际厂商基于私有协议(如TI的FPD-Link、ADI的GMSL)垄断车载SerDes市场,导致车企供应链弹性不足、成本高企。2025年4月,纳芯微电子发布基于HSMT公有协议的全链路国产化SerDes芯片组(NLS9116加串器与NLS9246解串器),通过协议解耦、性能优化与供应链自主可控,为ADAS、智能座舱等场景提供高性价比解决方案,标志着国产车规级芯片从“跟跑”迈向“并跑” 。