发布时间:2020-08-19 阅读量:1195 来源: 发布人: CiCi
智能系统连接解决方案的先驱Astera Labs今日宣布其专为PCI Express® (PCIe®) 4.0架构设计的Aries Smart Retimer (PT4161L) 已投入量产,而专为PCIe 5.0架构设计的Aries Smart Retimer (PT5161L) 正积极与战略合作伙伴及客户进行样片验证。
Astera Labs首席执行官Jitendra Mohan表示:“PT4161L x16 PCIe 4.0 Smart Retimer进入量产,再加上管脚兼容的PT5161L x16 PCIe 5.0 Smart Retimer正积极进行样片验证,对业界而言是一个重要的里程碑,为广泛部署PCIe解决方案扫除了障碍。除了产品之外,我们还推出Cloud-Scale Interop Lab服务,为客户提供必要的测试基础架构,以确保其PCIe 4.0和PCIe 5.0的系统设计在互操作性及可靠性无缝衔接。”
Aries Smart Retimer是业界第一个管脚兼容的PCIe 4.0和5.0 Retimer升级解决方案,已在多个云和服务器OEM间成功部署,并与顶尖的CPU、GPU和终端设备厂商进行互操作性测试。
Astera Labs与生态合作伙伴持续合作并推出Cloud-Scale Interop Lab服务,因此客户可安心设计、缩短开发时间,并信赖Aries Smart Retimer的集成将是无缝且快捷。
无源晶振与有源晶振是电子系统中两种根本性的时钟元件,其核心区别在于是否内置振荡电路。晶振结构上的本质差异,直接决定了两者在应用场景、设计复杂度和成本上的不同。
RTC(实时时钟)电路广泛采用音叉型32.768kHz晶振作为时基源,但其频率稳定性对温度变化极为敏感。温度偏离常温基准(通常为25℃)时,频率会产生显著漂移,且偏离越远漂移越大。
有源晶振作为晶振的核心类别,凭借其内部集成振荡电路的独特设计,无需依赖外部电路即可独立工作,在电子设备中扮演着关键角色。本文将系统解析有源晶振的核心参数、电路设计及引脚接法,重点阐述其频率稳定度、老化率等关键指标,并结合实际电路图与引脚定义,帮助大家全面掌握有源晶振的应用要点,避免因接线错误导致器件失效。
晶振老化是影响其长期频率稳定性的核心因素,主要表现为输出频率随时间的缓慢漂移。无论是晶体谐振器还是晶体振荡器,在生产过程中均需经过针对性的防老化处理,但二者的工艺路径与耗时存在显著差异。
在现代汽车行业中,HUD平视显示系统正日益成为驾驶员的得力助手,为驾驶员提供实时导航、车辆信息和警示等功能,使驾驶更加安全和便捷。在HUD平视显示系统中,高精度的晶振是确保系统稳定运行的关键要素。YSX321SL是一款优质的3225无源晶振,拥有多项卓越特性,使其成为HUD平视显示系统的首选。