发布时间:2020-09-24 阅读量:1415 来源: 我爱方案网 作者: 我爱方案网
多通道低抖动GHZ时钟解决方案可将系统基准时序信号与称为SYSREF的信号在定义的相应时钟输出配对。SYSREF信号是系统内使用绝对时序基准信号。多个仪器、传感器阵列和雷达系统都需要将多个同步ADC (2、4、8、16 … 100s)的时间对齐到尽可能少的样本范围内。
对于此类应用,时钟解决方案的时序灵活性对去偏斜和对齐SYSREF信号到每个相应的ADC时钟非常重要。多时钟输出配对在与彼此相关的相位及其关联的辅助SYSREF信号中可能会偏斜。粗调和精调时序可使时钟和SYSREF在一系列ADC中同步。具有16个ADC的系统可能需要四个独立的采集板,每块板使用四个ADC,并且通过电气背板直接连接在一起。根据其相对于彼此的空间位置和走线之间的交点,每个ADC可在不同的时间看到关联的采样时钟边沿时刻。

在某些情况下,时钟和关联SYSREF需要对齐到各ADC的同一时间点。在其他系统中,时钟相位需要刻意不对齐,以考虑一系列ADC之间的输入信号相位差异。对于两个或四个ADC的交叉,时钟可能需要颠倒或针对特定90°增量调整相位。无论如何,时钟解决方案均可在每个ADC时钟和SYSREF配对之间提供独立的偏斜能力,以发挥采集系统的作用。将多个输出对齐到一个单次或周期性SYSREF信号。此功能可消除由ADC采集时间和时钟源之间的空间时钟路由延迟产生的传播时间差异。
电流极限测试: 峰值输出电流限制可确保在过载和/或短路情况下输出电流被限制在预设定的最大值内,从而保护DC-DC转换器不被损坏。直流范围和准确度测试。构建测试系统需要考虑的另一个性能标准是DC-DC转换器的电压准确度测量。 由于电路由转换器的输出供电,因而非常灵敏,所以我们需要保证这些下游组件的电压读数尽可能准确。DC范围测试:输出电压范围是指DC-DC转换器在满负载的条件下可提供的电压范围。输出电压会随着所提供的输入功率和负载的变化而变化。
DC准确度测试:DC-DC转换器的输出电压准确度是指DC-DC转换器在用户指定的条件下运行时输出电压的最大变化量。 准确度会随着温度的变化和时间的推移而变化,它通常用一个预期或标称值的百分比来表示。例如内部参考电压准确度规定是-40?150℃温度范围内±1%。线性瞬态响应表示的是DC-DC转换器输出引脚的电压和电流如何响应输入电压的变化。通过先递增再递减输入电压,我们可以监测电压的变化。负载瞬态响应表示的是输出电流负载变化后输出电压达到规定的准确度所需的时间。

噪声和纹波:噪声和纹波是DC-DC转换器输出端的交流测量参数,单位为mV RMS或mVp-p。 输出纹波电压是一系列包含高频分量的小脉冲,因此通常以mVp-p表示。DC-DC转换器输出端的纹波和噪声主要有两个来源:转换器生成的开关噪声和线性电源纹波。对于线性波纹,DC-DC转换器电源提供了某种程度的纹波抑制;通过转换器的残余纹波会出现在负载上。 滤掉输出纹波的最常用方法是在转换器的输出端串联添加电感和并联添加电容,这通常称为LC网络。由于噪声和纹波中包含高频分量,因此应该使用具有高带宽的数字化仪进行测量,使波纹尖峰中的所有主要谐波都包含在内。
晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。
RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。
时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。
恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。
晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。