电阻法测量电极及场管重点

发布时间:2020-10-12 阅读量:1334 来源: 我爱方案网 作者: 我爱方案网

电阻法测电极。根据场效应管的PN结正、反向电阻值不一样的现象,可以判别出结型场效应管的三个电极。具体方法:将万用表拨在R×1k档上,任选两个电极,分别测出其正、反向电阻值。当某两个电极的正、反向电阻值相等,且为几千欧姆时,则该两个电极分别是漏极D和源极S。


电阻法测量电极及场管重点.png


因为对结型场效应管而言,漏极和源极可互换,剩下的电极肯定是栅极G。也可以将万用表的黑表笔(红表笔也行)任意接触一个电极,另一只表笔依次去接触其余的两个电极,测其电阻值。当出现两次测得的电阻值近似相等时,则黑表笔所接触的电极为栅极,其余两电极分别为漏极和源极。若两次测出的电阻值均很大,说明是PN结的反向,即都是反向电阻,可以判定是P沟道场效应管,且黑表笔接的是栅极;若两次测出的电阻值均很小,说明是正向PN结,即是正向电阻,判定为N沟道场效应管,黑表笔接的也是栅极。若不出现上述情况,可以调换黑、红表笔按上述方法进行测试,直到判别出栅极为止。

 

场效应管的注意事项。为了安全使用场效应管,在线路的设计中不能超过管的耗散功率,最大漏源电压、最大栅源电压和最大电流等参数的极限值。各类型场效应管在使用时,都要严格按要求的偏置接入电路中,要遵守场效应管偏置的极性。如结型场效应管栅源漏之间是PN结,N沟道管栅极不能加正偏压;P沟道管栅极不能加负偏压,等等。MOS场效应管由于输入阻抗极高,所以在运输、贮藏中必须将引出脚短路,要用金属屏蔽包装,以防止外来感应电势将栅极击穿。尤其要注意,不能将MOS场效应管放入塑料盒子内,保存时最好放在金属盒内,同时也要注意管的防潮。

 

为了防止场效应管栅极感应击穿,要求一切测试仪器、工作台、电烙铁、线路本身都必须有良好的接地;管脚在焊接时,先焊源极;在连入电路之前,管的全部引线端保持互相短接状态,焊接完后才把短接材料去掉;从元器件架上取下管时,应以适当的方式确保人体接地如采用接地环等;当然,如果能采用先进的气热型电烙铁,焊接场效应管是比较方便的,并且确保安全;在未关断电源时,绝对不可以把管插人电路或从电路中拔出。以上安全措施在使用场效应管时必须注意。

 

在安装场效应管时,注意安装的位置要尽量避免靠近发热元件;为了防管件振动,有必要将管壳体紧固起来;管脚引线在弯曲时,应当大于根部尺寸5毫米处进行,以防止弯断管脚和引起漏气等。多管并联后,由于极间电容和分布电容相应增加,使放大器的高频特性变坏,通过反馈容易引起放大器的高频寄生振荡。为此,并联复合管管子一般不超过4个,而且在每管基极或栅极上串接防寄生振荡电阻。


电阻法测量电极及场管重点1.png


焊接时,电烙铁外壳必须装有外接地线,以防止由于电烙铁带电而损坏管子。对于少量焊接,也可以将电烙铁烧热后拔下插头或切断电源后焊接。特别在焊接绝缘栅场效应管时,要按源极-漏极-栅极的先后顺序焊接,并且要断电焊接。用25W电烙铁焊接时应迅速,若用45~75W电烙铁焊接,应用镊子夹住管脚根部以帮助散热。结型场效应管可用表电阻档定性地检查管子的质量(检查各PN结的正反向电阻及漏源之间的电阻值),而绝缘栅场效管不能用万用表检查,必须用测试仪,而且要在接入测试仪后才能去掉各电极短路线。取下时,则应先短路再取下,关键在于避免栅极悬空。

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。