PCB布线的前提条件和探测测量

发布时间:2020-11-9 阅读量:1370 来源: 我爱方案网 作者: 我爱方案网

从确定板的尺寸大小开始,印刷电路板的尺寸因受机箱外壳大小限制,以能恰好安放入外壳内为宜,其次,应考虑印刷电路板与外接元器件(主要是电位器、插口或另外印刷电路板)的连接方式。印刷电路板与外接元件一般是通过塑料导线或金属隔离线进行连接。


PCB布线的前提条件和探测测量


首先需要对所选用元件器及各种插座的规格、尺寸、面积等有完全的了解;对各部件的位置安排作合理的、仔细的考虑,主要是从电磁场兼容性、抗干扰的角度,走线短,交叉少,电源,地的路径及去耦等方面考虑。各部件位置定出后,就是各部件的连线,按照电路图连接有关引脚,完成的方法有多种,印刷线路图的设计有计算机辅助设计与手工设计方法两种


最原始的是手工排列布图。这比较费事,往往要反复几次,才能最后完成,这在没有其它绘图设备时也可以,这种手工排列布图方法对刚学习印刷板图设计者来说也是很有帮助的。计算机辅助制图,现在有多种绘图软件,功能各异,但总的说来,绘制、修改较方便,并且可以存盘贮存和打印。


实现自动测量的前提是将被测元件引脚连入探测电路中,为此探测设备设置若干个测量头,通过电缆引出,测量头可挂接各种测试夹具与元件引脚建立连接,测量头的数量决定了同一批连入探测电路的引脚数。然后在程序控制下探测仪按组合原则依次将被测"引脚对"一一纳入测量通路。在测量通路中将"引脚对"之间的通/断路状况呈现为引脚间有无电阻,测量通路将其转换为一个电压量,由此判断它们之间的通/断路关系并加以记录。为了使探测电路能从已挂连元件引脚的众多测量头中按组合原则依次选择不同的引脚进行测量,可以设置相应的开关阵列,由程序开启/闭合不同的开关,将元件引脚切换入测量通路中,获取其通/断路关系。由于被测量是一个模拟电压量,所以应该用模拟多路开关形成开关阵列。


通/断路关系的测量。探测电路的设计原理如图2所示。图中Ⅰ和Ⅱ两个方框内的两组模拟开关成对配置:Ⅰ-1与Ⅱ-1,Ⅰ-2与Ⅱ-2,......,Ⅰ-N与Ⅱ-N。模拟多路开关的闭合与否由程序通过图1所示的译码电路控制,在Ⅰ、Ⅱ两路模拟开关中最多同时只能各有一个开关闭合。例如,欲探测测量头1与测量头2之间是否有通路关系,使Ⅰ-1与Ⅱ-2开关闭合,在A点与地之间通过测量头1、2 形成测量通路,若为通路,则A点的电压VA=0;若为断路,则VA>0。VA的值就是判断测量头1、2之间有无通路关系的依据。这样,在瞬间即可按照组合原则将挂连在测量头上的所有引脚间的通/断路关系测量完毕。由于这个测量过程是在测试夹具所夹元件引脚之间进行的,笔者称其为夹内测量。


PCB布线的前提条件和探测测量


如果元件的引脚是不可夹的,则必须用表笔进行测量。把一支表笔连到一个模拟通道上,另一支接地,这时只要控制开关Ⅰ-1闭合就可以进行测量,称之为笔笔测量。用图2所示的电路也可以在瞬间完成所有挂连测量头的可夹引脚与接地表笔触及的不可夹引脚之间的测量,此时需依次控制Ⅰ路各开关的闭合,而Ⅱ 路各开关始终断开,这个测量过程可称为笔夹测量。


推荐阅读:

晶振焊接要求及性能好坏分析

无卤PCB板的优点及工艺特性

铜箔编码及基板的厚度测量

寄生电容电感及电磁兼容问题

连接器的电路设计及选择要点

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。