PCB抗干扰配置及光波导材料

发布时间:2020-11-9 阅读量:1260 来源: 我爱方案网 作者: 我爱方案网

一个PCB的构成是在垂直叠层上使用了一系列的层压、走线和预浸处理。在多层PCB中,设计者为了方便调试,会把信号线布在最外层。电源线设计。根据印制线路板电流的大小,尽量加租电源线宽度,减少环路电阻。同时。使电源线。地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。


PCB抗干扰配置及光波导材料


地线设计。地线设计的原则是:数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。 接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。


退藕电容配置。PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:电源输入端跨接10~100uf的电解电容器。如有可能,接100uF以上的更好。原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1~10pF的但电容。对于抗噪能力弱。关断时电源变化大的器件,如RAM.ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。


电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:在印制板中有接触器。继电器。按钮等元件时.操作它们时均会产生较大火花放电,必须采用附图所示的RC电路来吸收放电电流。一般R取1~2K,C取2.2~47UF。CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。


聚合物光波导材料,具有较高的电光耦合系数、较低的介电常数、响应时间短、热损耗小、加工工艺简单、价格低廉、无须高温加热,还可以通过分子设计来合成具有预期效果的聚合物。但传统的聚合物光波导材料如聚甲基丙烯酸甲酯(PMMA)、聚苯乙烯(PS)、聚碳酸酯(PC)应用的最大障碍是在近红外波段(1.0 m~1.7 m)传播时吸收损耗大,并且玻璃化温度和热稳定性都很低。


PCB抗干扰配置及光波导材料


而光电印制板上光波导制作应遵循以下原则:第一,光波导层的厚度和折射率的误差都要小,并且芯层与包层的折射率之差至少为8%;第二,传输损耗小,通常应在1dB/cm以下,即光学透明度好,表面凹凸小,光学散射少;第三,高热稳定性,为了保证光波导在叠片过程当中没有影响其性能, 波导材料必须能够保证在PCB叠片过程170℃和15kp/cm2的压力下保持稳定。显然,传统聚合物光波导材料在有些方面不符光电印制板上光波导制作原则,需要改性提高。


推荐阅读:

PCB布线的前提条件和探测测量

晶振焊接要求及性能好坏分析

无卤PCB板的优点及工艺特性

铜箔编码及基板的厚度测量

寄生电容电感及电磁兼容问题


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。