排阻的电路符号及排阻识别

发布时间:2020-11-16 阅读量:14372 来源: 我爱方案网 作者: 我爱方案网

排阻就是若干个参数完全相同的电阻,它们的一个引脚都连到一起,作为公共引脚。其余引脚正常引出。所以如果一个排阻是由n个电阻构成的,那么它就有n+1只引脚,一般来说,最左边的那个是公共引脚。它在排阻上一般用一个色点标出来。


图片7.png


排阻一般应用在数字电路上,比如:作为某个并行口的上拉或者下拉电阻用。使用排阻比用若干只固定电阻更方便。排阻是具有极性,在焊接的时候一定需要注意,如果方向弄错可能导致显示不了。从图上可以看到排阻左边有一个点标记和103数值。那个点表示那一端的第一个引脚为公共引脚。,而103表示该排阻,前两位数表示数值,最后一位表示倍数即10X103=10K。


排阻在原理图中的符号表示:根据图可以发现排阻内部的所有电阻都连接到第一个引脚上,所以第一个引脚肯定就是公共端,排阻在PCB图中的表示,从图中可以看到第一个引脚和别的不一样,是方形的而却还单独分割开,所以这个引脚就为公共端,由于排阻内电阻类型比较多,排阻的电路符号表示形式也有多种。在排阻电路符号中用RP表示,也有用RN表示。识别排阻电路符号时要注意,它的电踣符号与集成电路的电路符号有些相近,但是集成电路用A或是D、IC来表示。


排阻内部电路有许多种,通常以厂标为主,也可以根据具体电路定制。这些内电路都有一个特点,即电路简单且重复,通过这些内电路可以构成电阻分压电路、电阻分电流电路等,与分立电阻构成的这些电路相比,排阻由于制作工艺等原因具有精度高、温度系数匹配紧密和温度特性跟踪好等优点。例如,电路中的电阻阻值一致性容易保证。


排阻具有方向性,与色环电阻相比具有整齐、所占空间少的优势。上拉排阻:上拉是相对下拉来说的。可以简单的理解上拉的作用是给信号线提供一个驱动电压,使之传输更稳定,传输距离更远~用来抵消线路中内阻对信号的损耗。


排阻的阻值读取。在三位数字中,从左至右的第一、第二位为有效数字,第三位表示前两位数字乘10的N次方(单位为Ω)。如果阻值中有小数点,则用“R”表示,并占一位有效数字。例如:标示为“103”的阻值为10×10=10kΩ;标示为“222”的阻值为2200Ω即2.2kΩ;标示为“105”的阻值为1MΩ。需要注意的是,要将这种标示法与一般的数字表示方法区别开来,如标示为220的电阻?器阻值为22Ω,只有标志为221的电阻器阻值才为220Ω。?标示为“0”或…000”的排阻阻值为OΩ,这种排阻实际上是跳线(短路线)。


图片8.png


一些精密排阻采用四位数字加一个字母的标示方法(或者只有四位数字)。前三位数字分别表示阻值的百位、十位、个位数字,第四位数字表示前面三个数字乘10的N次方,单位为欧姆;数字后面的第一个英文字母代表误差(G=2%、F=1%、D=0.25%、B=O.1%、A或W=0.05%、Q=0.02%、T=0.01%、V=0.005%)。如标示为“2341”的排阻的电阻为234×10=2340Ω。?


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。