嵌入式单片机对比和DP线连接

发布时间:2020-11-18 阅读量:1540 来源: 我爱方案网 作者: 我爱方案网

单片机是一种集成电路芯片,是采用超大规模集成电路技术把具有数据处理能力的中央处理器CPU、随机存储器RAM、只读存储器ROM、多种I/O口和中断系统,集成到一块硅片上构成的一个小而完善的微型计算机系统,是完成运算、逻辑控制、通信等功能的单一模块。


图片7.png


嵌入式系统是将应用程序、操作系统、和计算机硬件在一起的系统,是指以应用为中心,以计算机技术为基础,针对用户对功能、可靠性、体积、功耗等特殊要求的专用计算机系统。嵌入式系统是一个控制程序存储在ROM中的嵌入式处理器控制板。


嵌入式系统和外界交互需要一定形式的通用设备接口,如A/D、D/A、I/O等,外设通过和片外其他设备的或传感器的连接来实现微处理器的输入/输出功能。每个外设通常都只有单一的功能,它可以在芯片外也可以内置芯片中。外设的种类很多,可从一个简单的串行通信设备到非常复杂的802.11无线设备。嵌入式系统中常用的通用设备接口有A/D(模/数转换接口)、D/A(数/模转换接口),I/O接口有RS-232接口(串行通信接口)、Ethernet(以太网接口)、USB(通用串行总线接口)、音频接口等。


单片机的处理能力较低,主频大多在几十M上下,嵌入式的处理速度动辄上百上千M,二者还是相差较多,单片机几乎不可能带动图形界面。单片机的存储空间和嵌入式处理器也不是一个等级的,单片机通常片内存储只有几k大小,而由于外设的限制也不太可能大范围增加外设emmc,而嵌入式处理器通常有几百兆的RAM,如此巨大的差别导致单片机几乎不可能像嵌入式处理器那样运行操作系统。


浅析判断DP线是否正常的方法。DP线的通断,会影响到现场站之间和现场站与中控的连接,是系统能正常工作的基础。判断DP线是否正常的参考方法:首先把DP线两端的DP头的终端电阻都打到ON上,在其中一段用万用表量DP头3号引脚和8号引脚之间的电阻,正常测量值是110欧姆左右;其次把测量端的终端电阻打到OFF上,远端的不动,这时的正常测量值是220欧姆左右;再者把远端的终端电阻打到OFF上,测量端的终端电阻打到ON上,这时正常的测量值也应该是220欧姆左右;最后把两端的终端电阻都打到OFF上,这时应该是开路,量不出电阻。


图片8.png


假如总线上有不止一个DP头,可以只测量两端,中间的DP头的终端电阻,始终处在OFF上就可以了。不通的话,可以分段测量。但是最好把DP头的出线拆掉来测量,排除干扰因素。遇到过的DP故障,原因目前发现两个:1、通讯电缆质量差,抗干扰能力差(前提接地,布线很合理的情况),也有遇到过第一次买的通讯电缆不够,又使用其他种类的电缆情况,混用;2、DP接头没有做好接地,就是电缆接头处的屏蔽线和DP头内的金属片接触不好,再者就是DP头损坏。


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。