保险电阻性能辨别及零欧阻值

发布时间:2020-11-20 阅读量:2653 来源: 我爱方案网 作者: 我爱方案网

保险电阻器在电路中起着电阻和熔丝的双重应用;在正常情况下,它作为电阻器使用;当电路出现故障,例如超过所保护电路的规定负荷时,保险电阻体上的熔断材料就会与电阻膜层发生反应(反应变化时间用秒计算),造成电阻膜层断裂,使保险电阻的阻值变得很大或无穷大,保护相关电路中的有关元器件不被损坏。


保险电阻性能辨别及零欧阻值


保险电阻的电路符号与封装形式,目前保险电阻器的电路符号还没有一个统一的规定。保险电阻好坏的检测方法。外观在正常光照条件下用目测法检验。电阻的外形尺寸用精度为0.02mm的游标卡尺在正常光照条件下进行检验。电参数用LCR 数字电桥测试仪在1KHz 频率下进行测量。高温检验,将被测元件放入130℃电热恒温鼓风干燥箱中,5分钟后进行测量。电气性能用“冲击实验台(自制,保险电阻专用)”在常温下连续冲击30次,再做短路熔断测试。电阻表面印记用酒精棉花擦拭三次以后仍应清晰可辨。引脚抗弯性能:用镊子夹住电阻任一引脚的中间位置,折弯90°,然后扳直,如此为一次,要求3次折弯在同一平面的同一方向上,要求不能有断裂现象发生。可焊性按可焊性检验规范进行检验,应符合规定。


一般的0欧姆电阻的实际阻值在50毫欧左右+-5%的偏差。所以根据额定功率,你就可以计算出来,它的额定电流了。电流的公式: I=U/R 或 I=P/U ; 注意U是指电阻的两端电压,不是电源电压,P是指电阻的耐受功率。


其实大家主要是被0欧姆给迷惑了, 在大多情况下,为了方便计算,基本是采用理论值进行计算的,因为细微的参数对整体的影响并不大。但是在高频率,大电流时,一些细节的问题就会被放大。所以针对这个问题弄清两个参数就OK了。一个是0欧电阻的实际内阻,一个是0欧电阻的实际功率。内阻与功率参数一般来说跟厂家的技术及时代的发展材料的应用都有着密不可分的关系,即使是参考值,也只是目前暂时的。


提供一个简单的测试方法:内阻:给0R电阻提供一个1A的电流(一般不会有问题的,除非电阻太差)。然后用精度10MV的示波器或数字表测试电阻两端的电压。 0.05V就是50mR, 0.03V就是30mR.如果没有高精度的测试工具,就要弄个电压放大器了。功率:估计要浪费一个电阻了,知道内阻后,直接加大电流,慢一点,注意电流表的变化,直到电流不再上升。记住最大值,I*I*R就是最大的极限功率了。当然电阻的超功率能力比较强,适当的减一些个比例,这个方法,只是粗略的估计,并不十分准确。也可以用外型来估算。只是材料,年代,技术不同而不同就是了。


保险电阻性能辨别及零欧阻值


零欧姆的0805电阻允许最大电流与电路最高工作温度和基板材料有关。按照计算,只是该0欧电阻阻值约为15毫欧左右。按此计算,最大电流约为2.9A。由于产品的可靠性与产品的工作温度密切相关,因此,虽然计算是2.9A,但是否还能增加或降低,与其装配在什么样的基板上关系很大,与其产品的工作最高温度也紧密相关。散热条件好、工作温度不高的,其最大电流还可以增加。


推荐阅读:

可控硅管性能测试及调制电路

几种不同类型的二极管对比

半导体电源要求及二极管检测

阻尼电阻的烧毁故障及选用

排阻的作用及电路选用方法


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。