插接件命名方式与电子线结构

发布时间:2020-11-25 阅读量:8498 来源: 我爱方案网 作者: 我爱方案网

开关和插接件的相同处在于通过其接触对的接触状态的改变,实现其所连电路的转换目的的,而其本质区别在于插接件只有插入拔除两种状态,开关可以在其本体上实现电路的转换,而插接件不能够实现在本体上的转换,插接件的接触对存在固定的对应关系, 因此,插借件也可以叫做连接器。


插接件命名方式与电子线结构


插接件的技术指标一部分与开关类似,如接触电阻绝缘电阻,耐压,力矩以及寿命等。 接插件的寿命一般远低于开关, 但其接触可靠性则应远高于开关。接插件的型号命名由四部分组成:第一部分:主称,用两个字母表示,CA表示簧片式、CB表示扁触角式、CD表示针孔式、CE表示线簧式。第二部分:接触件数目,用数字表示。第三部分:插头、插座,T表示插头,Z表示插座。第四部分:接触种类,用宇母表示。A表示有安装肩的外壳、S表示塑料外壳、J表示外壳材料和夹线装置、W 表示弯式外壳、没有夹线装置的和金属外壳不标。


一般铜导线载流量导线的安全载流量是根据所允许的线芯最高温度、冷却条件、敷设条件来确定的。一般铜导线的安全载流量为5~8A/mm2,铝导线的安全载流量为3~5A/mm2。如:2.5 mm2 BVV铜导线安全载流量的推荐值2.5&TImes;8A/mm2=20A 4 mm2 BVV铜导线安全载流量的推荐值4&TImes;8A/mm2=32A。 计算铜导线截面积利用铜导线的安全载流量的推荐值5~8A/mm2,计算出所选取铜导线截面积S的上下范围: S=< I /(5~8)>=0.125 I ~0.2 I(mm2) S-----铜导线截面积(mm2) I-----负载电流(A)。


功率计算一般负载(也可以成为用电器,如点灯、冰箱等等)分为两种,一种式电阻性负载,一种是电感性负载。对于电阻性负载的计算公式:P=UI 对于日光灯负载的计算公式:P=UIcosф,其中日光灯负载的功率因数cosф=0.5。不同电感性负载功率因数不同,统一计算家庭用电器时可以将功率因数cosф取0.8。也就是说如果一个家庭所有用电器加上总功率为6000瓦,则最大电流是 I=P/Ucosф=6000/220*0.8=34(A) 但是,一般情况下,家里的电器不可能同时使用,所以加上一个公用系数,公用系数一般0.5。所以,上面的计算应该改写成 I=P*公用系数/Ucosф=6000*0.5/220*0.8=17(A) 也就是说,这个家庭总的电流值为17A。则总闸空气开关不能使用16A,应该用大于17A的。


插接件命名方式与电子线结构


电子线结构。导体采用线规的镀锡软铜线,截面积为0.3mm2-2.0mm2的电气软铜线。导体形式有三种:① 绞合导体② 实心导体③ OS-1(TCW)导体。绝缘材料主要采用日本进口的高性能耐热PVC绝缘料。(有软质、半硬质、硬质三大类)。屏蔽层采用横卷或编织Ф0.1mm及以上线径的镀锡软铜丝,来提高电缆的抗干扰,防杂音的能力。护套材料主要采用进口的耐热PVC护套料。产品结构有四种:单芯耐热PVC绝缘电线;8-64芯的扁平带状电缆;1-3芯耐热PVC绝缘横卷屏蔽电缆;多芯绝缘单线进行绞合、屏蔽(或不屏蔽)、护套电缆。力的影响。


推荐阅读:

连接器接触电阻和安全参数

连接器的结构热点和卡依插头

控制系统插接件的不良现象

决定镀层分布质量好坏的条件

计数器的使用特点及现场总线

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。