优化变压干扰和差动保护接线

发布时间:2020-12-7 阅读量:859 来源: 我爱方案网 作者: 我爱方案网

当变压器初级阻抗等于源电阻同负载的反射电阻的并联值时,将出现低频截止,增大源于变压器的噪声,所以电源变压器也必须有足够的电感。但这并不能成为盲目加大变压器输出功率的理由。因为,变压器初级电感是随铁芯磁通密度而变化的,次级负载功率小时,铁芯磁通密度也会减小,使电感下降。


图片3.png


一般,电源变压器的功率可在次级供电功率的1.4—2倍之间选择,比较适当。优质变压器的铁芯导磁率很高,磁致伸缩效应也很高,对外界磁场、压力、振动的影响敏感,能够因此而产生附加电压,造成干扰。为此,在装配或安装变压器时,要采取以下措施:铁芯或屏蔽装配前须退磁处理。避免铁芯短路,产生涡流,降低磁通,使电感下降。变压器应真空浸渍,使叠片不能互相移动。


变压器要安装在减震基座上,任何磁场源也要减震安装。如果安装空间允许,对变压器应当进行声学隔离。变压器的形式对减少干扰也很重要。一般,环型或O型的变压器效率高,漏磁小,但磁通容易饱和,反而不利于抵抗电网的干扰。EI型的则相反,并且因为存在一定的气隙,能使铁芯的导磁率稳定。R型的则介于此两者之间。


差动保护是变压器的主要保护,为使变压器电源侧和负荷侧CT二次电流相位差180°,有几种接线方式可供参考。第一种接线方式:以我县110kV变电站1#主变为例。它的容量为2万千伏安。接线组别为丫O/丫O/A—12—11。ll0kV侧为电源侧,压侧和低压侧为负荷侧,其接线图如下所示因为变压器的接线组别为丫o/丫O/A—12—11其低压测线电流Ia、Ib、Ic分别超前高压侧线电流高压侧CT二次相电流在减极性时与一次电流同相位。要想使变压器电源侧和负荷侧CT二次线电流相位相差。就设法使变压器低压侧的CT二次线电流落后于相电流,这样低压侧CT的连接顺序是a相的头连C相的尾;b相的头连a相。


第二种接线方式:我们把CT的接线组别同样用钟表的12个钟头来表示,那么第一种接线方式,高压侧的CT为6点接线,中压侧为12点接线.低压侧为1点接线。第二种接线方式就是把高压侧的CT接成12点,中压侧接成6点.低压侧接成7点。第三种接线方式:把高压侧的CT二次接成11点,中压倒为5点,低压侧接成6点。第四种接线方式,把高压侧的CT二次接成5点,中压侧为11点,低压侧为12点。


图片4.png


选CT变比时每侧就有两种;一种是星型接线,一种是三角型接线。如果用第一种接线方式接,对三卷变压器来说,高中低三侧CT中有两侧的CT接成星型,只有一侧接成三角型。接线较为简单。在特定条件下,采用此种接线方式能解决差流回路中无法解决的不平衡电流。当然无论采用那种接线方式,效果都一样,为使差动保护不致因CT接线错误造成保护跨动,最好选其中一种接线做为样式。

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。