发布时间:2020-12-16 阅读量:1646 来源: 我爱方案网 作者: 我爱方案网
判断直流电源有无接地,正负极接地的区别口诀。变电所直流系数,电笔触及不发亮;若亮靠近笔尖端,正极有接地故障;若亮靠近手指端,接地故障在负极。发电厂和变电所的直流系数,是对地绝缘的,人站在地上,用验电笔去触及正极或负极,氖管是不应当发亮的。

如果发亮,则说明直流系统有接地现象;如果发亮在靠近笔尖的一端,则是正极接地;如果发亮在靠近手指的一端,则是负极接地。判断同相与异相口诀。判断两线相同异,两手各持一支笔,两脚与地相绝缘,两笔各触一要线,用眼观看一支笔,不亮同相亮为异。此项测试时,切记两脚与地必须绝缘。因为我国大部分是380/220V供电,且变压器普遍采用中性点直接接地,所以做测试时,人体与大地之间一定要绝缘,避免构成回路,以免误判断;测试时,两笔亮与不亮显示一样,故只看一支则可。
判断380/220V三相三线制供电线路相线接地故障。星形接法三相线,电笔触及两根亮, 剩余一根亮度弱,该相导线已接地;若是几乎不见亮 ,金属接地的故障。电力变压器的二次侧一般都接成Y形,在中性点不接地的三相三线制系统中,用验电笔触及三根相线时,有两根比通常稍亮,而另一根上的亮度要弱一些,则表示这根亮度弱的相线有接地现象,但还不太严重;如果两根很亮,而剩余一根几乎看不见亮,则是这根相线有金属接地故障。
时钟是DAC中产生相位噪声的首要原因。此时钟决定何时发送下一样本,故相位(或时序)中的任何噪声都会直接影响输出的相位噪声。此过程可以视作各相继离散值与一个矩形函数相乘,其时序由时钟定义。在频域中,乘法转换为卷积运算。结果,期望的频谱被时钟相位噪声所破坏。获取时钟和输出的时间快照,显示了一个波形实例。其目的是求出时钟和输出的噪声幅度之比,可以画直角三角形,虽然任一边长都不知道,但两个三角形有共同的水平边。噪声关系等同于相对于相应波形幅度的关系。根据信号频率与时钟频率之比,相对于载波的噪声放大或缩小。信号频率每降低一半,噪声改进6 dB。
芯片上的所有电路都必须通过某种方式供电,这就给噪声传播到输出提供了很多机会。具体机制取决于电路,其出现的几种可能性。DAC输出端通常由电流源和MOS开关组成,开关引导电流通过正引脚或负引脚。显然,电流源从外部电源获得功率,任何噪声都会反映为电流波动。噪声可以经过开关到达输出端,但这仅解释了基带直接耦合。

要贡献相位噪声,此噪声必须上混频到载波频率。这一过程是通过开关MOSFET完成的,其充当平衡混频器。噪声的另一路径是通过上拉电感,其从供电轨设置直流偏置,这里存在的任何噪声都会流到晶体管。这种波动会改变其工作条件,如源漏电压和电流源负载等,引起电流变化,从而又一次上混频到RF信号。一般来说,如果开关切换能能够把噪声混频到目标信号, 这些开关电路都是电源噪声在输出信号中的相位噪声的贡献者。
推荐阅读:
晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。
RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。
时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。
恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。
晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。