干式变压运行和降低短路措施

发布时间:2020-12-17 阅读量:1654 来源: 我爱方案网 作者: 我爱方案网

干式变压器的温控系统主要由传感器、A/D模块、PLC主机、输入输出模块及人机界面等组成。HMI和PLC之间采用MPI(多点)通讯方式,通过对HMI画面上所设元件属性和与PLC的数据交换地址的定义,实现HMI上相关元件对应的暂存器对PLC存储单元的读写。


干式变压运行和降低短路措施


干式变压器的安全运行和使用寿命与变压器运行温度的高低有着直接的关系,因此对变压器运行温度的实时监控十分重要。由传感器对变压器铁心和绕组的温度进行采样,所测温度信号经放大和A/D转换后送PLC,利用软件进行数据处理,处理后的数据送HMI进行实时显示。在HMI上设定风机自动启/停温度,PLC根据设定值,可自动启/停变压器所配备的冷却风机,对变压器进行降温。必要时还可通过触摸HMI上按钮,手动启停风机。


在HMI上设置超温报警及超温跳闸温度限定值。当变压器绕组温度过高,超过限定值时,PLC将输出绕组超温报警信号和绕组超温跳闸信号,并在HMI上显示出具体信息。在HMI上可进行手动消音,手动跳闸操作。记录各种报警信息及故障发生时的各相温度值,必要时,可在HMI上输入时间条件进行查询,并根据需要随时进行打印。该系统中的数据采集处理、风机运行和故障报警由PLC和HMI通过编制相应的软件来完成。


电网经常由于雷击、继电保护误动或拒动等造成短路,短路电流的强大冲击可能使变压器受损,所以应从各方面努力提高变压器的耐受短路能力。运行维护过程中,一方面应尽量减少短路故障,从而减少变压器所受冲击的次数;另一方面应及时测试变压器绕组的形变,防患于未然。在设计时需要重视线圈制造的轴向压紧工艺,除要考虑变压器降低损耗,提高绝缘水平外,还要考虑到提高变压器的机械强度和抗短路故障能力。


在制造工艺方面,由于很多变压器都采用了绝缘压板,且高低压线圈共用一个压板,这种结构要求要有很高的制造工艺水平,应对垫块进行密化处理,在线圈加工好后还要对单个线圈进行恒压干燥,并测量出线圈压缩后的高度;同一压板的各个线圈经过上述工艺处理后,再调整到同一高度,并在总装时用油压装置对线圈施加规定的压力,最终达到设计和工艺要求的高度。在总装配中,除了要注意高压线圈的压紧情况外,还要特别注意低压线圈压紧情况的控制。


干式变压运行和降低短路措施


使用可靠的继电保护与自动重合闸系统。系统中的短路事故是人们竭力避免而又不能绝对避免的事故,特别是10KV线路因误操作、小动物进入、外力以及用户责任等原因导致短路事故的可能性极大。因此对于已投入运行的变压器,首先应配备可靠的供保护系统使用的直流电源,并保证保护动作的正确性。结合目前运行中变压器杭外部短路强度较差的情况,对于系统短路跳闸后的自动重合或强行投运,应看到其不利的因素,否则有时会加剧变压器的损坏程度,甚至失去重新修复的可能。目前已有些运行部门根据短路故障是否能瞬时自动消除的概率,对近区架空线(如2km以内)或电缆线路取消使用重合问,或者适当延长合间间隔时间以减少因重合闸不成而带来的危害,并且应尽量对短路跳闸的变压器进行试验检查。


推荐阅读:

外壳材料电磁干扰及信号接地

线性误差对比和数字电路抗扰

接地信号控制和伺服电机应用

直流接线故障判断和相位噪声

铝芯导线电量和X耐压电容


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。