工频谐振变压和单组12脉波

发布时间:2020-12-21 阅读量:1373 来源: 我爱方案网 作者: 我爱方案网

工频谐振试验变压器主要用于电力电缆、发电机组、电力电容器及大电容量试品的交流耐压试验。较小的体积、较低的容量、较好的电压波形满足大容量高电压设备耐压试验。其特点为通过调节铁芯气隙改变本装置的电感量达到与大电容量试品进行谐振。


工频谐振变压和单组12脉波


工频谐振试验变压器主要用于电力电缆、发电机组、电力电容器及大电容量试品的交流耐压试验。较小的体积、较低的容量、较好的电压波形满足大容量高电压设备耐压试验。其特点为通过调节铁芯气隙改变本装置的电感量达到与大电容量试品进行谐振。


取用电源容量仅为输出容量的1/Q;重量约为传统工频试验变压器设备的1/5~10;试品击穿时无暂态过电压;适用范围广,现场应用灵活性大,试品电容范围大;试品击穿时,谐振条件被破坏,短路电流会自动降低到最小值,流过故障点短路电流小;配套整流装置可作为直流耐压试验装置。


工频谐振试验可用工频交流耐压试验装置(又称串联谐振,变频串联谐振,串联谐振装置,串联谐振耐压试验设备,交流耐压试验装置)进行试验。该设备可用于6kV-500kV高压交联电缆的交流耐压试验;发电机的交流耐压试验;开关的交流耐压试验;6kV-500kV变压器 的工频耐压试验;其它电力高压设备如母线,套管,互感器的交流耐压试验。该成套设备由变频电源、励磁变压器、电抗器、分压器组成。


同相逆并联12脉波整流机组是组成24相、36相、48相整流系统的基本组成单元。理想情况下,12脉波整流电路运行过程中,不会在网侧产生5次和7次谐波电流。但单机组12脉波整流电路,由于变压器两个阀侧绕组的输出电压和阻抗不容易做到很一致,使得运行时存在着严重的负荷分配不均的问题。需要通过晶闸管相控或饱和电抗器的励磁调节来纠正这种偏差,从而导致二个三相桥晶闸管导通的相位差不能严格地保持为30°,使得网侧仍然存在5次和7次谐波电流。对于等值12脉波整流电路,由于变压器两个阀侧绕组的输出电压和阻抗容易做到一致,而不会破坏12脉波的对称性。


单机组12脉波整流电路,其整流变压器网侧只有一组绕组,导致两组阀侧绕组间负荷分配不均的原因是Y接和△接这两组绕组间匝比NY/N△偏离,彼此理想空载直流电压Udio不相等,因此,负荷分配不可能平均。整流变压器阀侧两组绕组间的匝比NY/N△值接近的可取整数比为4/7(偏差1.04%)、7/12(偏差1.02%)、11/19(偏差0.27%)。由此可见,将NY/N△做成11/19,可使△Udio偏差减到最小,改善电流分配不均问题。但由于变压器结构上的合理性和制造方面(变压器变比越大尤其如此)的原因,这样的匝比实际上是不容易做到的。


工频谐振变压和单组12脉波


对于三相桥式整流电路,整流变压器阀侧绕组间匝比NY/N△=4/7时,理想空载直流电压之差△Udio=1.04%。但两组整流器的负载电流分配却相差很大。因为变压器网侧绕组的电抗X1*为各整流桥公有,对整流桥间的负载电流分配没有调节作用。负载电流分配完全取决于各组阀侧绕组电抗值X2*=XY*+X△*和阀侧连接母线的电抗XM*。(其中XY*为Y形连接绕组的电抗值,X△*为△形连接绕组的电抗值)。根据有关资料计算结果表明:当变压器二次电抗X△*=XY*=5%时,IdY=0.2928Idn Id△=0.7072Idn。当变压器二次电抗X△*=XY*=10%时,

IdY=0.3964Idn  Id△=0.6036Idn由此可见,变压器二次电抗数值愈小,负载分配相差就愈大。


推荐阅读:

三比值法变压故障判断及绝缘

微机变压缺点和差动增密措施

交流温度延时和静电整合优化

合适传感选择和静电放电改进

薄厚膜电阻区分及电位器连接

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。