场效应管电阻和触发相位差

发布时间:2020-12-22 阅读量:1703 来源: 我爱方案网 作者: 我爱方案网

通过场效应管的漏极开路门电路来了解上拉电阻:TTL电平标准:输出 L: 2.4V。输入 L: 2.0V。CMOS电平标准:输出 L: 0.9*Vcc。输入 L: 0.7*Vcc。管子导通或截止可以理解为单片机的软件对端口置1或0。如果没有上拉电阻(10k),将5V电源直接与场效应管相连。


场效应管电阻和触发相位差


当管子导通时,管子等效一电阻,大小为1k左右,因此5v电压全部加在此等效电阻上,输出端Vout=5v。当管子截止时,管子等效电阻很高,可以理解为无穷大,因此5v的电压也全部加在此等效电阻上,Vout=5v。在这两种情况下,输出都为高电平,没有低电平。如果有上拉电阻(10k),将5v电源通过此上拉电阻与与场效应管相连。当管子导通时,管子等效一电阻,大小为1k左右,与上拉电阻串联,输出端电压为加在此等效电阻上的电压,其大小为Vout = 5v * 管子等效电阻/(上拉电阻+管子等效电阻)=5v * 1/(10+1)=低电平。


当管子截止时,管子等效电阻很高,可以理解为无穷大,其与上拉电阻串联,输出端电压为加在此等效电阻上的电压,其大小为Vout = 5v * 管子等效电阻/(上拉电阻+管子等效电阻)=5v*无穷大/(无穷大+1)=高电平。在前极输出高电平时,Vout输出电流,U为高电平。有两种情况:A、当I0 >= I1 + I2。这种情况下,RL1和RL2两个负载不会通过R取电流,因此对R阻值大小要求不高,通常4.7 KΩ; B、当I0,I0 +I= I1 + I2;U=VCC-IR;U>=Vhmin。


由以上三式计算得出,R。其中,I0、I1、I2都是可以从datasheet查到的,I就可以求出来,VHmin也是可以查到的。当前极Vout输出低电平时,各管脚均为灌电流,则:I’= I1’ + I2’ +I0’;U’ =VCC-I’ R;U’以上三式可以得出:R>=(VCC- VLmax)/I’。由以上二式计算出R的上限值和下限值,从中取一个较靠近中间状态的值即可。注意,如果负载的个数大小不定的话,要按照最坏的情况计算,上限值要按负载最多的时候计算,下限值要按负载最少的计算。另一种选择方式是基于功耗的考虑。根据电路实际应用时,输出信号状态的频率或时间比选择。若信号Vout长期处于低电平,宜选择下拉电阻;若长期处于高电平,宜选择上拉电阻。为的是静态电流小。


场效应管电阻和触发相位差


三相桥式全控整流电路在任何时刻都必须有两个晶闸管导通,而且这两个晶闸管一个是共阴极组,另一个是共阳极组的,只有它们能同时导通,才能形成导电回路。三相桥式全控整流电路就是两组三相半波整流电路的串联,所以与三相半波整流电路一样,对于共阴极组触发脉冲的要求是保证晶闸管KPl、KP3和KP5依次导通,因此它们的触发脉冲之间的相位差应为120°。对于共阳极组触发脉冲的要求是保证晶闸管KP2、KP4和KP6依次导通,因此它们的触发脉冲之间的相位差也是120°。由于共阴极的晶闸管是在正半周触发,共阳极组是在负半周触发,因此接在同一相的两个晶闸管的触发脉冲的相位应该相差180°。


推荐阅读:

工频谐振变压和单组12脉波

三比值法变压故障判断及绝缘

微机变压缺点和差动增密措施

交流温度延时和静电整合优化

合适传感选择和静电放电改进

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。