Astera Labs拓展新领域 以专用解决方案解决数据中心连接瓶颈

发布时间:2021-03-12 阅读量:980 来源: Astera Labs 发布人: Viva

在Aries PCIe Smart Retimer取得成功的基础之上,Astera Labs以CXL2.0解决方案进一步突破数据中心连接的带宽、容量和性能瓶颈。宣布与Intel加强合作,为数据中心承载运算及延迟敏感的工作负载提供保障。


中国北京时间2021年3月11日,智能系统连接解决方案的先驱Astera Labs今日宣布拓展其关注领域,目的是解决以数据为中心(data-centric)的应用系统的性能瓶颈。全新的Aries Compute Express Link(CXL2.0)Smart Retimer(PT5161LX、PT5081LX)产品系列是面向低时延的CXL.io连接方案,是其布局新领域的首款解决方案,目前正积极与战略性客户进行样品验证。


Astera Labs首席执行官Jitendra Mohan表示:“随着我们拓展至CXL生态系统,Astera Labs实现了再次跃进,通过提供专用解决方案来实现复杂的异构运算与可重组的分解式系统拓扑。基于在PCIExpress(PCIe)4.0和5.0互连领域的领先地位,Astera Labs的Aries CXL Smart Retimer产品提供了实现全新的工作负载优化平台的无缝通道。”


急速增加的数据以及人工智能和机器学习等特定工作负载的主流化,都要求专用加速器与通用CPU在相同的主板或机架内协同工作,同时共享内存空间。CXL2.0互连对实现此类缓存一致性的系统拓扑至关重要。


Astera Labs创始投资人Avigdor Willenz表示:“如同我们先前投资的Annapurna Labs与Habana Labs一样,Astera Labs正以专用解决方案的先驱姿态迈步前行。我相信Astera Labs最新的CXL与PCIe连接解决方案,对于在云端实现人工智能的全部潜力至关重要。”


CXL联盟总裁Barry McAuliffe表示:“做为CXL联盟的早期成员,Astera Labs积极贡献其在连接方面的专业知识,推动CXL标准的发展。很高兴看到其首款CXL芯片产品上市,支持快速成长的CXL生态系统。”


与Intel成功且持续扩大的合作,使得数据中心承载运算及延迟敏感的工作负载成为可能


Astera Labs同时宣布在Aries Smart Retimer产品系列提供全新的低延迟模式(Low Latency Mode),可与Intel Xeon Scalable处理器进行PCIe连接。此项进展是与Intel公司密切合作的成果,可进一步将PCIe链路时延降低至10ns以下,并提升以数据为中心的工作负载性能。Astera Labs是首家与Intel Xeon Scalable处理器(代号Sapphire Rapids)在PCIe5.0接口上实现强壮互连的厂商。


此外,Astera Labs发布其Equinox产品,它是适用于PCIe/CXL应用的新型即插即用Smart Retimer Add-in-Card。与Intel公司合作开发的Equinox卡和相关专用固件可简化采用Intel最新Xeon Scalable处理器开发PCIe5.0系统。这展现了Astera Labs的一种转变,即通过其提供易用的即插即用板卡,迅速实现复杂的系统拓扑。


Intel公司企业副总裁兼数据中心工程与架构部门总经理Zane Ball表示:“PCIe Gen5和CXL是目前乃至未来在异构运算工作负载和数据中心架构的基础技术。我们正与Astera Labs等生态系统领导者合作,为即将发布的Intel Xeon Scalable平台(代号Sapphire Rapids)及其他平台大幅降低PCIe和CXL的互连延迟。”


关于Astera Labs


Astera Labs Inc.为总部位于美国加州硅谷中心的无晶圆厂半导体公司,也是针对数据中心系统提供专用连接解决方案的领导厂商。该公司的产品组合包括系统感知半导体集成电路、电路板及服务,以实现强大的CXL和PCIe连接功能。


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。