发布时间:2021-04-29 阅读量:1985 来源: 发布人: Joisse
使用基于示波器的解决方案来测试电源和信号完整性存在一些测试挑战,必须考虑并解决这些测试挑战才能获得最佳性能。
首先让我们定义一下什么是电源和信号完整性。信号完整性(SI)分析集中在发射机、参考时钟、信道和接收机在误码率(BER)方面的性能。电源完整性(PI)侧重于电源分配网络(PDN)提供恒定、干净的电源和低阻抗返回路径的技术。SI和PI具有广泛的相互依赖性。PDN会引起噪声和抖动。电路设计和组件,如芯片封装、引脚、导线、过孔、连接器等,会影响PDN的阻抗,从而影响供电质量。
我们知道,从电源引入噪声和抖动会导致高速串行网络中的误码率,这至少会降低嵌入式系统的效率。在最坏的情况下,可能会导致在关键任务环境中出现错误比特或错误的数据。

电源完整性不仅仅是将电压保持在适当的范围内。电源完整性是确保应用于电路或设备的电源适合于电路或设备的预期性能,其目的是保持从供电到耗电的电能质量,实现可接受的电源完整性意味着噪声水平在规定的允许范围内。
随着电气元件被要求在更小的电路板上执行更多的功能,这一点变得越来越重要。随着尺寸的不断缩小和复杂性的增加,嵌入式系统越来越接近电源输送路径或电源完整性组件。
在测试和分析电源完整性和信号完整性的过程中,攻克一些需要解决的关键问题是非常重要的。在这里,我们解决其中的五个问题。
1.滤掉AC-DC电源转换中的纹波。在这里,设计人员需要保持最佳的电源质量,确保包含的任何一种开关纹波都不会被漏到下游,同时保持高效率。设计人员必须确保高效率/低噪声的直流转换,为整个电源分配网络(PDN)供电,确保电源噪声(PSN)保持在最低限度。
2.直流-直流电源转换。在电源的这一阶段,设计人员要向最后级或负载点(POL)元件提供电源。其中最敏感的电源包括高速ADC模数转换器、FPGA内核和数字信号处理器(DSP)的电源。一个嵌入式设计可能会有1000多个电压和接地平面,以便在元件间传递功率。处理不同电压水平下的不同负载也是一个挑战。

3.测量系统对结果的影响。这包括正在使用的范围,不同的测量方法、探头,以及任何在探针尖前使用的适配器。了解这些是非常重要的,这样就可以知道它们对测量的影响。其中一个例子是增加任何探头引线,都会降低测量系统的总带宽。探针连接的便利性与性能之间有一定权衡,所以了解任何连接器的带宽和共模抑制很重要。
4.信号完整性与电源完整性。由于电源完整性和信号完整性都会相互影响,因此了解相互之间如何影响,测量是至关重要。其中一个的噪声会影响另一个,你需要了解这些测量之间的差异,以确定噪声源的根本原因。设计人员需要在时域和频域内对敏感电源上的纹波进行关联。
5.器件在整个频率范围内的响应。所有的器件都会在一个频率范围内变化,了解阻抗以及电源下的元件在该频率范围内的变化是很重要的。这用来决定保持电源所需的基本谐振频率。

信号完整性和电源完整性通常被认为是单独的学科,但我们已经看到,需要很好地理解它们的差异,以解决这五个关键挑战。MSO6B系列混合信号示波器可以作为这样的必要工具,在易于使用的触摸屏环境中同时满足这两个学科的测试需求。
晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。
RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。
时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。
恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。
晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。