常见几种恒流源电路分析

发布时间:2021-07-28 阅读量:1550 来源: 我爱方案网 作者: 我爱方案网

在改进型差动放大器中,用恒流源取代射极电阻RE,既为差动放大电路设置了合适的静态工作电流,又大大增强了共模负反馈作用,使电路具有了更强的抑制共模信号的能力,且不需要很高的电源电压,所以,恒流源和差动放大电路简直是一对绝配!

恒流源既可以为放大电路提供合适的静态电流,也可以作为有源负载取代高阻值的电阻,从而增大放大电路的电压放大倍数。这种用法在集成运放电路中有非常广泛的应用。本节将介绍常见的恒流源电路以及作为有源负载的应用,为后续内容的学习进行知识储备。


镜像恒流源电路


如图1所示为镜像恒流源电路,它由两只特性完全相同的管子VT0和VT1构成,由于VT0管的c、b极连接,因此UCE0=UBE0,即VT0处于放大状态,集电极电流IC0=β0*IB0。另外,管子VT0和VT1的b-e分别连接,所以它们的基极电流IB0=IB1=IB。设电流放大系数β0=β1=β,则两管集电极电流IC0=IC1=IC=β*IB。可见,由于电路的这种特殊接法,使两管集电极IC1和IC0呈镜像关系,故称此电路为镜像恒流源(IR为基准电流,IC1为输出电流)。


常见几种恒流源电路分析

图1  镜像恒流源电路


镜像恒流源电路简单,应用广泛。但是在电源电压一定时,若要求IC1较大,则IR势必增大,电阻R的功耗就增大,这是集成电路中应当避免的;若要求IC1较小,则IR势必也小,电阻R的数值就很大,这在集成电路中很难做到,为此,人们就想到用其他方法解决,这样就衍生出其他电流源电路。


比例恒流源电路


如图2所示为比例恒流源电路,它由两只特性完全相同的管子VT0和VT1构成,两管的发射极分别串入电阻Re0和Re1。比例恒流电路源改变了IC1≈IR的关系,使IC1与IR呈比例关系,从而克服了镜像恒流源电路的缺点。


与典型的静态工作点稳定电路一样,Re0和Re1是电流负反馈电阻,因此与镜像恒流源电路相比,比例恒流源的输出电流IC1具有更高的稳定性。


当Re0=Re1时,IC1仍然等于IR,但此电路的IR由式(2-4)约定,比式(2-2)的IR小,一般用于前置放大器的输入级。


常见几种恒流源电路分析

图2  比例恒流源电路


微变恒流源电路

由式(2-3)可知,若Re0很小甚至于为零,则Re1只采用较小的电阻就能获得较小的输出电流,这种电路称为微变恒流源,如图3所示。集成运放输入级静态电流很小,往往只有几十微安,甚至更小,因此微变电流源主要应用于集成运放输入级的有源负载。


常见几种恒流源电路分析

图3  微变恒流源电路


多路恒流源电路

集成运放是一个多级放大电路,因而需要多路恒流源电路分别给各级提供合适的静态电流。可以利用一个基准电流去获得多个不同的输出电流,以适应各级的需要。

图4所示电路是在比例恒流源基础上得到的多路恒流源电路,IR为基准电流,IC1、IC2和IC3为三路输出电流。由于各管的b-e间电压UBE数值大致相等,因此可得近似关系

IE0Re0≈IE1Re1≈IE2Re2≈IE3Re3(2-6)

当IE0确定后,各级只要选择合适的电阻,就可以得到所需的电流。


常见几种恒流源电路分析

图4  多路恒流源电路



推荐阅读:

为什么客机要选择3D打印?

光学心率传感器:用于生物计量可穿戴设备

如何获得稳定电源电压?光靠电源线是不行的

晶振停振注意点及压敏阻接线

晶振停振处理及压敏损坏原因

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。