MPO光纤跳线的结构和极性分类

发布时间:2021-08-18 阅读量:4389 来源: 我爱方案网 作者: 我爱方案网整理

MPO (Multi-fiber Push On)光纤跳线是由连接器和光缆组成,是一种高密度的光纤传输跳线。MPO连接器为MT系列连接器之一,是一种多芯多通道的插拔式连接器,MT系列的插芯都采用插芯端面上左右两个直径为0.7mm的导引孔与导引针(又叫PIN针)进行精准连接。


MPO连接器相较于其他连接器,最主要的特点是紧凑设计、跳线芯数多。MPO连接器与SC连接器的尺寸相同,但可容纳12或24根光纤,因此,MPO可大大节省机柜布线空间。目前MPO连接器有8芯、12芯、24芯、48芯、72芯、144芯数设计,其中比较常见的是12, 24芯MPO跳线。40GMPO-MPO光纤跳线,一般采用12芯的MPO多模插芯;100GMPO-MPO光纤跳线,则一般采用24芯的MPO插芯。


MPO光纤连接器包含了光纤、护套、耦合组件、金属环、引脚、防尘帽等,而且引脚部分分为公头和母头两种形式。公头连接头有两个PIN针,而母头连接头则没有。MPO连接器之间的连接是通过PIN针进行精确对准的。在对接连接器时,装在插芯尾部的弹簧会对插芯提供一个推力,使其与适配器锁死。连接器主体的一侧有一个"键",有"凹凸"之分,用于限制连接头的相对位置,即P1,P2等。在连接器主体侧有一个称为"白点"的标记,用于指定连接器的插入侧。


MPO光纤跳线的结构和极性分类

(MPO连接器的简要结构图)


一般一个光链路需要两根光纤才能完成整个传输过程,极性就是光纤链路两端的发送端(Tx)到接收端(Rx)之间的互连匹配。


三种线序的MPO极性分类:

Type A(直通型):跳线两端纤芯排列位置相同,即一端的1对应另外一端的1, 一端的12对应另外一端的12。两端的Key键朝向是相反的, key up 对应 key down。


MPO光纤跳线的结构和极性分类


Type B(交错型):跳线两端纤芯排列位置是相反的,即一端的1对应另外一端的12,一端的12对应的是另外一端的1。 两端的key键朝向是相同的,即key up就对应 key up, key down 就对应 key down。


MPO光纤跳线的结构和极性分类


Type C(成对交错型):C型的MPO跳线是相邻的一对纤芯位置交叉,即一端的纤芯1对应另外一端的2, 一端的纤芯12在另外一端是11。两端的Key键朝向也是相反的, key up 对应 key down。


MPO光纤跳线的结构和极性分类


三种极性的连接方式不同的极性方法使用不同种类的MPO主干光缆。但是,所有的方法都要利用双工跳线来形成光纤链路。TIA标准也定义了两种不同种类的LC或SC双工光纤跳线来完成端对端的双工连接:A-A型(交叉型)跳线和A-B型(直通型)跳线。


与其他光纤连接器相比,MPO连接器具有体积小、精度高、密度大等特点,它的出现极大地提高了光网络的普及,降低了生产成本。因此MPO跳线被广泛应用于在布线过程中需要高密度集成光纤线路环境中,如FTTX及40/100GSFP、SFP+等收发模块或设备内外部的连接应用。


亿源通,是一家专注于光通信无源基础器件研发、制造、销售与服务于一体的国家级高新技术企业。公司主营产品为:光纤连接器(数据中心高密度光连接器),波分复用器,光分路器等三大核心光无源基础器件,广泛应用于光纤到户、4G移动通信、互联网数据中心、国防通信等领域。


推荐阅读:

PCB布局布线规则

MLCC工艺及原理应用分析

MEC技术原理及其应用浅析

以DC为中心的网络重构与移动网络重构浅析

LED驱动芯片可分为通用芯片和专用芯片

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。