电源设计经验:浪涌防护电路,共模浪涌测试

发布时间:2021-08-31 阅读量:4822 来源: 我爱方案网 作者: 我爱方案网整理

电源设计经验:浪涌防护电路,共模浪涌测试


大家都知道,EMC 描述的是产品两个方面的性能,即电磁发射/干扰EME和电磁抗扰EMS。EME中又包含传导和辐射,而EMS中又包含静电、脉冲群、浪涌等。本文将从EMS中的浪涌抗扰度的角度出发,分析设计电源的前级电路。


抗浪涌的电路分析


如图1所示为小功率电源模块中常用的EMC前级原理图,FUSE为保险丝,MOV为压敏电阻,Cx为X电容,LDM为差模电感,Lcm为共模电感,Cy1和Cy2为Y电容,NTC为热敏电阻。其中Y电容、共模电感等的主要作用虽然不是为了改善电路的浪涌抗扰度,但它们却间接地影响了抗浪涌电路的设计。


电源PCB设计的间距、元件位置、环路面积等注意问题

图1 常用EMC前级电路


对ACL与ACN之间施加的浪涌电压称为差模浪涌电压,差模路径如图中红线所示;对ACL(或ACN)与PE之间施加的电压称为共模浪涌电压,共模路径如图中蓝线所示。


在设计抗浪涌电路前必须先确定相应的“电磁兼容标准”,如IEC/EN 61000-4-5(对应GB/T 17626.5)中规定了浪涌抗扰度要求、试验方法、试验等级等。下面我们将以该标准的规定为基础来讨论抗浪涌电路的设计。


浪涌发生电路在输出开路时,产生1.2/50μs的浪涌电压,而在短路时将产生8/20μs的浪涌电流。


发生器的有效输出阻抗为2Ω,故当开路电压峰值为XKV时,短路峰值电流为(X/2)KA。


当对ACL(或ACN)和PE之间进行抗浪涌测试时,在耦合电路上又串入了10Ω的电阻,忽略掉串联耦合电容的影响,则短路峰值电流变为约(X/12)KA。


相关器件介绍


1、压敏电阻

压敏电阻的选型最重要的几个参数为:最大允许电压、最大钳位电压、能承受的浪涌电流。


首先应保证压敏电阻最大允许电压大于电源输出电压的最大值;其次应保证最大钳位电压不会超过后级电路所允许的最大浪涌电压;最后应保证流过压敏电阻的浪涌电流不会超过其能承受的浪涌电流。


其他参数如额定功率、能承受的最大能量脉冲等,通过简单验算或实验即可确定。


2、Y电容


进行共模浪涌测试时,若考虑成本等因素,在共模路径中未加入压敏电阻或其他用于钳位电压的器件时,应保证Y电容耐压高于测试电压。


3、输入整流二极管


设浪涌电压经压敏电阻钳位后,最大钳位电压大于输入整流二极管能承受的最大反向电压,则二极管可能会被损坏。因此应选择反向耐压大于压敏电阻最大钳位电压的二极管作为输入整流二极管。


4、共模电感


理论上共模电感仅在共模路径中起作用,但是因为共模电感两个绕组并非完全耦合,未耦合部分将在差模路径中作为差模电感,影响EMC特性。


实例分析


背景:以某型号的电源模块为例,该模块是ZLG致远电子为某客户定制的电源模块,输入85VAC~350VAC,且EMC前级电路电路嵌入到模块中。抗浪涌要求差模电压3KV,共模电压6KV。更换更大的保险丝后可承受6KV差模电压。其前级原理图及对应实物图如图2所示。



图2 实例原理图与实物图


1、差模浪涌测试


压敏电阻选型时,首先应使最大允许电压略大于350V,此电压等级压敏电阻最大钳位电压为1000V左右(50A测试电流下)。其次在差模路径上,等效于一个内阻为2Ω、脉冲电压为6KV的电压源与压敏电阻串联,则峰值电流约为(6KV-1KV)/2Ω=2500A。最终选择了681KD14作为压敏电阻。其峰值电流为4500A,最大允许工作电压385VAC,最大钳位电压1120V。


不必担心,因为共模电感中未耦合的部分,在差模路径中作为差模电感,将分得部分电压,事实上,在共模电感后级,电路已得到保护,经试验验证,整流二极管选择常用的1N4007即可。


2、共模浪涌测试


当对ACL-PE或ACN-PE测试6KV浪涌时,即共模浪涌试验,共模路径等效为一个内阻约为12Ω,脉冲电压为6KV的电压源与共模电感、Y电容串联。因为Y电容选择Y1等级电容,其耐压较高,6KV共模浪涌的能量不足以使其损坏,因此仅需保证PE布线与其他布线保持一定间接,即可很容易地通过共模浪涌测试。


推荐阅读:

电源PCB设计的间距、元件位置、环路面积等注意问题

简述:电压暂降问题该如何检测和治理?

电路设计:如何选择电阻?

监测系统的电流消耗和压降及电流检测方案

电感目录及重要规格讲解

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。