降低隔离式CAN系统的发射并提高抗扰度

发布时间:2021-09-15 阅读量:1218 来源: 我爱方案网 作者: 我爱方案网整理

这些收发器将CAN(控制器区域网络)标准的优先和仲裁功能合二为一,并提供隔离的优势(断开接地环路、耐压力差、共模瞬变抗扰度等),有助于保持系统中两个电压域之间的可靠通信。


同非隔离式CAN系统一样,使用隔离式CAN系统的主要问题在于隔离式CAN收发器的电磁兼容性(EMC)性能。EMC性能通过两个参数衡量:


1. 设备产生的发射

2. 系统中干扰产生的抗扰度


发射


发射是电磁能量的不必要释放。在理想情况下,低发射确保子系统能运行可靠,并同时不影响相邻子系统的性能。


根据市场(工业或汽车)和应用,系统必须符合不同的发射标准。尽管发射测试是在系统级进行的,但是设计人员通常会选择满足组件级要求的组件。这有助于确保单个设备不超过其本身的限值。此外,系统设计和电路板布局也对系统的整体发射性能起着重要的作用。在众多发射测试中,Zwickau标准是针对汽车应用的严格测试,侧重CAN收发器的发射性能。


图1是EMC测试用电路板的示例。电路板具有三个连接至同一总线的隔离式CAN收发器。在测试点(图1的CP1)进行发射测量,其中一个收发器发射50%占空比、250 kHz的方波信号。


降低隔离式CAN系统的发射并提高抗扰度

图 1:EMC测试用的德州仪器电路板


在收发器和总线之间放置共模扼流圈(CMC)会滤除一些发射。在汽车和工业应用中,普遍使用共模扼流圈。


通过EMC测试板的 ISO1042 以传统CAN数据速率执行的发射数据见图2。


降低隔离式CAN系统的发射并提高抗扰度

图 2:ISO1042 (500 kbps执行的发射)


某些认证机构要求在使用CMC的情况下采集数据,这也利于保持低发射。在相同条件下, ISO1042 在发射方面优于竞争设备。


抗扰度


抗扰度指设备在存在干扰的情况下正确运行的能力。为了证明隔离式CAN器件的抗噪能力,我们对图1所示的相同电路执行了直接功率注入(DPI)测试,但采用不同的耦合网络。对总线上注入的噪音频率进行扫描,并通过掩膜测试检查发射和接收模式的差异。测试所注入的噪音信号包括连续波(CW)噪音信号和调幅(AM)噪音信号。AM信号为80%的1-kHz信号。垂直方向上超过一定电压限值(±0.9 V)或水平方向上超过时间限值(±0.2μs)的变化则视为失败。


我们在两种不同条件下执行了测试:

无共模扼流圈的36 dBm注入噪音

带共模扼流圈的39 dBm噪音信号


图3和图4显示了传统CAN在两种条件下的 ISO1042 图。在两种情况下,隔离式CAN性能高于限值线,表明通过了DPI测试。通过这些抗扰度测试可确保通信可靠,降低系统错误和故障。


降低隔离式CAN系统的发射并提高抗扰度

图 3:无共模扼流圈的ISO1042 DPI测试


降低隔离式CAN系统的发射并提高抗扰度

图 4:带共模扼流圈的ISO1042 DPI测试


预计集成隔离式CAN器件同非隔离式CAN器件一样,可满足相同的发射和抗扰度规范。考虑到小型封装的低发射和高抗扰度, ISO1042 和 ISO1042-Q1 满足工业和汽车应用的严格要求。


推荐阅读:

简单几步让你看懂单片机时序图

RMS响应式RF功率计的测试及测量应用

激光锡焊在电子互连领域中的应用

锡丝填充激光锡焊应用及领域

基于嵌入式的电子治疗仪设计方案


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。