运放电路PCB有哪些设计技巧

发布时间:2021-09-27 阅读量:1855 来源: 我爱方案网 作者: 我爱方案网整理

印制电路板(PCB)布线在高速电路中具有关键的作用,但它往往是电路设计过程的最后几个步骤之一。高速PCB布线有很多方面的问题,关于这个题目已有人撰写了大量的文献。


主要目的在于帮助新用户当设计高速电路PCB布线时对需要考虑的多种不同问题引起注意。另一个目的是为已经有一段时间没接触PCB布线的客户提供一种复习资料。


虽然这里主要针对与高速运算放大器有关的电路,但是这里所讨论的问题和方法对用于大多数其它高速模拟电路的布线是普遍适用的。当运算放大器工作在很高的射频(RF)频段时,电路的性能很大程度上取决于PCB布线。“图纸”上看起来很好的高性能电路设计,如果由于布线时粗心马虎受到影响,最后只能得到普通的性能。在整个布线过程中预先考虑并注意重要的细节会有助于确保预期的电路性能。

 

尽管优良的原理图不能保证好的布线,但是好的布线开始于优良的原理图。在绘制原理图时要深思熟虑,并且必须考虑整个电路的信号流向。如果在原理图中从左到右具有正常稳定的信号流,那么在PCB上也应具有同样好的信号流。在原理图上尽可能多给出有用的信息。


因为有时候电路设计工程师不在,客户会要求我们帮助解决电路的问题,从事此工作的设计师、技术员和工程师都会非常感激,也包括我们。


除了普通的参考标识符、功耗和误差容限外,原理图中还应该给出哪些信息呢?下面给出一些建议,可以将普通的原理图变成一流的原理图。加入波形、有关外壳的机械信息、印制线长度、空白区;标明哪些元件需要置于PCB上面;给出调整信息、元件取值范围、散热信息、控制阻抗印制线、注释、扼要的电路动作描述……(以及其它)。


并且整个布线过程中你介入的越多,结果得到的PCB就会越好。给布线设计工程师设置一个暂定的完成点——按照你想要的布线进展报告快速检查。这种“闭合环路”方法可以防止布线误入歧途,从而将返工的可能性降至最低。


运放电路PCB有哪些设计技巧

图1. 电容器的阻抗与频率的关系


直接从运算放大器的电源引脚入手;具有最小电容值和最小物理尺寸的电容器应当与运算放大器置于PCB的同一面——而且尽可能靠近放大器。电容器的接地端应该用最短的引脚或印制线直接连至接地平面。上述的接地连接应该尽可能靠近放大器的负载端以便减小电源端和接地端之间的干扰。图2示出了这种连接方法。


运放电路PCB有哪些设计技巧

图2. 旁路电源端和地的并联电容器


对于次大电容值的电容器应该重复这个过程。最好从0.01 µF最小电容值开始放置,并且靠近放置一个2.2 µF(或大一点儿)的具有低等效串联电阻(ESR)的电解电容器。采用0508外壳尺寸的0.01 µF电容器具有很低的串联电感和优良的高频性能。



推荐阅读:

如何利用模拟开关实现双相机的总线共享

如何理解元器件的高频和低频特性

如何解决高速数字接口的EMI问题

如何降低开关电源内部损耗?

如何构建一张满足机器人导航需求的地图?

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。