探讨隔离式RS-485收发器

发布时间:2021-12-17 阅读量:1276 来源: 我爱方案网 作者: 我爱方案网整理

隔离可防止高电压对敏感电子元件造成损坏或对人造成伤害。另外它还可以通过大的地电位差消除通信链路中的接地回路,以保持信号完整性。过去十年法规发生了变化,要求在恶劣环境中运行的机器和设备对其数据传输系统实施隔离。现在的趋势是从原来的单通道隔离式系统向利用多通道隔离技术的应用转变,由此产生了新型隔离器件。这些应用中有许多涉及电信和工业网络、医疗系统、传感器接口、电机控制和驱动系统以及仪表中的数据传输。


本文将重点讨论符合RS-485标准(目前仍是业内最主要的数据传输标准)的隔离式数字接口。我们会给出RS-485共模电压范围(CMVR)的定义,并解释应怎样将收发器的信号和供电通路与本地控制器电路隔离开来,才能使其承受巨大的共模电压。最后,我们将介绍一种基于巨磁阻(GMR)技术的新型RS-485隔离器,并讨论其相对于其它隔离技术的优点。共模电压范围RS-485标准规定的共模电压范围为-7V至+12V。图1显示了该范围,包括驱动器输出共模电压(VOC)、驱动器和接收器地线(GPD)间的接地电位差和纵向耦合噪声(VN)。


探讨隔离式RS-485收发器

图1:非隔离式RS-485数据链路中的VCM:VCM = VOC + GPD + VN。


驱动器用于产生围绕共模分量VCM = VCC/2的对称差分输出(VD),使得在一个输出端的线路电压VA = VCC/2 ± VD/2,在互补输出端的电压VB = VCC/2   VD/2。接收器仅处理规定CMVR范围内的差分信号,并抑制共模分量。这通过等量减弱共模和差分信号的内部分压器来实现(图2)。然后用差分比较器在两个减弱输入信号之间建立压差,从而只放大差分分量。


分压器代表每个接收器输入和接收器地线之间的共模电阻(RCM),所以数据链路的整个共模电压会在这些电阻上下降。这意味着对于标准收发器,其接收器必须准确地检测整个CMVR范围(-7V至+12V)内的差分输入电压。为适应较高的共模电压(VCM),如±25V,收发器总线I/O级经过重新设计,使驱动器输出晶体管具有较高的峰值电压,接收器分压器具有较高的分压比,这就需要更高的电阻值。对于非常高的共模电压(如几百伏),则需要插入电流隔离势垒(galvanic isolation barrier),以消除收发器总线端子上的高电压。图2:接收器等效电路图


(a),其共模表示

(b)和进一步简化的VCM等效电路

(c)。隔离扩大CMVR图3所示为隔离式数据链路,仅接收器与其本地控制器隔离。正确的电流隔离必须包括电源和数据线路。对于电源端口,隔离式DC/DC转换器可将以大地为参考的微控制器电源轨VCC2和GND2转换为收发器的隔离浮动电源轨VCC2-ISO和GND2-ISO。数据路径隔离通过数字信号隔离器(ISO)提供,隔离器的总线侧由VCC2-ISO和GND2-ISO供电,隔离器的控制器侧由VCC2和GND2供电。 因为电流总是返回电源,所以接收器的隔离电源轨与驱动器的非隔离电源轨之间无相互影响。



推荐阅读:

什么是光纤接入网?PON有什么优点

浅谈微波开关对矩阵系统的电气和机械性产生的影响

射频/微波开关系统的技术特点

功率放大器是无线通信系统中非常重要的组件

简述射频功率放大器RF PA的性能指标


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。