晶体管阈值电压的影响因素

发布时间:2022-05-9 阅读量:4879 来源: 我爱方案网整理 发布人: Aurora

电力晶体管特点,在输出电压方面可以采用脉宽调制方式,故输出电压为幅值等于直流电压的强脉冲序列。载波频率方面,由于电力晶体管的开通和关断时间较长,故允许的载波频率较低,大部分变频器的上限载波频率约为1.2~1.5kHz左右。在电流波形中,因为载波频率较低,故电流的高次谐波成分较大。

 

晶体管阈值电压的影响因素

 

这些高次谐波电流将在硅钢片中形成涡流,并使硅钢片相互间因产生电磁力而振动,并产生噪音。又因为载波频率处于人耳对声音较为敏感的区域,故电动机的电磁噪音较强。输出转矩时,因为电流中高次谐波的成分较大,故在50Hz时,电动机轴上的输出转矩与工频运行时相比,略有减小。

 

阈值电压的影响因素。第一个影响阈值电压的因素是作为介质的二氧化硅(栅氧化层)中的电荷Qss以及电荷的性质。这种电荷通常是由多种原因产生的,其中的一部分带正电,一部分带负电,其净电荷的极性显然会对衬底表面产生电荷感应,从而影响反型层的形成,或者是使器件耗尽,或者是阻碍反型层的形成。Qss通常为可动正电荷。

 

第二个影响阈值电压的因素是衬底的掺杂浓度。从前面的分析可知,要在衬底的上表面产生反型层,必须施加能够将表面耗尽并且形成衬底少数载流子的积累的栅源电压,这个电压的大小与衬底的掺杂浓度有直接的关系。衬底掺杂浓度(QB)越低,多数载流子的浓度也越低,使衬底表面耗尽和反型所需要的电压VGS越小。所以,衬底掺杂浓度是一个重要的参数,衬底掺杂浓度越低,器件的阈值电压数值将越小,反之则阈值电压值越高。对于一个成熟稳定的工艺和器件基本结构,器件阈值电压的调整,主要通过改变衬底掺杂浓度或衬底表面掺杂浓度进行。衬底表面掺杂浓度的调整是通过离子注入杂质离子进行。

 

第三个影响阈值电压的因素是由栅氧化层厚度tOX决定的单位面积栅电容的大小。单位面积栅电容越大,电荷数量变化对VGS的变化越敏感,器件的阈值电压则越小。实际的效应是,栅氧化层的厚度越薄,单位面积栅电容越大,相应的阈值电压数值越低。但因为栅氧化层越薄,氧化层中的场强越大,因此,栅氧化层的厚度受到氧化层击穿电压的限制。选用其他介质材料做栅介质是当前工艺中的一个方向。例如选用氮氧化硅 SiNxOy 替代二氧化硅是一个微电子技术的发展方向。正在研究其它具有高介电常数的材料,称为高k栅绝缘介质。

 

晶体管阈值电压的影响因素

 

第四个对器件阈值电压具有重要影响的参数是栅材料与硅衬底的功函数差ΦMS的数值,这和栅材料性质以及衬底的掺杂类型有关,在一定的衬底掺杂条件下,栅极材料类型和栅极掺杂条件都将改变阈值电压。对于以多晶硅为栅极的器件,器件的阈值电压因多晶硅的掺杂类型以及掺杂浓度而发生变化。可见,在正常条件下,很容易得到增强型PMOS管。为了制得增强型NMOS管,则需注意减少Qss、Qox,增加QB。采用硅栅工艺对制做增强型NMOS管和绝对值小的增强型PMOS管有利。


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。