采取什么措施最大限度降低电路噪声?

发布时间:2022-05-12 阅读量:1075 来源: 我爱方案网整理 发布人: Aurora

那么,设计工程师要采取什么措施来最大限度地降低噪声呢? 对于处理电压信号,把等效电阻减小至低于放大器的中点电阻是一个很好的起点。对于许多应用来说,源电阻是由前面的电路级 (通常是一个传感器) 固定的。可以选择很小的增益和反馈电阻器。然而,由于反馈电阻器构成了运放负载的一部分,因此存在着因放大器之输出驱动能力以及可接受之热和功率耗散量而产生的限制。除了输入所承载的电阻之外,还应考虑频率。总噪声包括在整个频率范围内进行积分的噪声密度。在高于 (或许也包括低于) 信号带宽的频率上对噪声进行滤波是很重要的。

 

在放大器的输入是一个电流的跨阻抗应用中,需要采取一种不同的策略。在该场合中,反馈电阻器的约翰逊噪声以其电阻值的一个平方根因子增加,但与此同时信号增益的增加则与电阻值成线性关系。于是,最佳的 SNR 利用运放的电压能力或电流噪声所允许的最大电阻来实现。如欲了解有趣的实例,请参见LTC6090 产品手册第26 页的应用电路。

 

噪声和其他让人头疼的问题

 

噪声只是误差的一个来源,而且应在其他误差源的环境中考虑。输入失调电压 (运放输入端上的电压失配) 可被认为是 DC 噪声。它的影响虽可通过实施一次性系统校准得到显著的抑制,但是由于机械应力变化的原因,该失调电压会随着温度的起伏和时间的推移而改变。另外,它还随着输入电平 (CMRR) 和电源 (PSRR) 而变化。旨在消除由这些变量所引起之漂移的实时系统校准很快就变得既昂贵又不切实际。对于温度大幅波动的严酷环境应用,由于失调电压和漂移所致的测量不确定性会产生比噪声更强的主导作用。例如,单单因为温度漂移,一款具有 5μV/°C 温度漂移性能指标的运放会在-40°C 至 85°C 温度范围内经历一个 625μV 的输入参考偏移。与之相比,几百纳伏 (nV) 的噪声就无关紧要了。LT6018 拥有 0.5μV/°C 的出色漂移性能和一个 80μV 的最大失调规格 (从-40°C 至 85°C)。如欲获得更好的性能,则可关注近期推出的 LTC2057 自动置零放大器,该器件在-40°C 至 125°C 温度范围内具有小于 7μV 的最大失调电压。其宽带噪声为 11nV/√Hz,而其 DC 至 10Hz 噪声为 200nVP-P。虽然该噪声高于 LT6018,但是由于其在整个温度范围内具备出色的输入失调漂移性能,因此对于低频应用来说 LTC2057 有时会是一种更好的选择。另外还值得注意的是,由于其具有低偏置电流,所以 LTC2057 的电流噪声比 LT6018 低得多。LTC2057 低输入偏置电流的另一个好处是:与许多其他的零漂移放大器相比,它具有非常低的时钟馈通。当源阻抗很高时,这些其他零漂移放大器中有的会产生大的电压噪声杂散信号。

 

在此类高精度电路中,还必须谨慎地最大限度抑制热电偶效应,任何存在异类金属结点的场合都会出现该效应。甚至由不同制造商提供的两根铜导线之结点都会产生 200nV/°C 的热电势,这比 LTC2057 的最差漂移高出 13 倍以上。在这些低漂移电路中,采用正确的 PCB 布局方法以匹配或尽量减少放大器输入通路中的结点数目,使输入和匹配结点紧靠在一起,以及避免产生热梯度是很重要的。

 

一个运放差分对中的相干和不相干噪声源

 

一个运放差分对中的相干和不相干噪声源

 

噪声是一种基本的物理限制。为了最大限度地降低其在处理传感器信号过程中所产生的不良影响,在选择合适的运放、尽量减小和匹配输入电阻、以及实施设计的物理布局方面必须谨慎从事。  

 

 


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。