交流电路谐振现象的仿真实验

发布时间:2022-06-14 阅读量:1478 来源: 我爱方案网整理 发布人: Aurora

如果调节电路的参数或者电源频率使它们同相位,这时电路就发生了谐振现象。按照发生谐振现象的电路不同,可以分为串联谐振和并联谐振。  

 

1、串联谐振  

 

在R、L、C串联电路中,但满足感抗XL等于容抗XC时,即电源的输出电压和输出电流同相位,就会发生谐振现象。因为发生串联电路中,所以也称为串联谐振。


1655176250570508.png


为了更加深入了解串联谐振的现象,在matlab/simulink中搭建交流串联R、L、C电路。设置交流电源幅值为220V,频率为50Hz,电阻为10欧姆,根据串联电路发生谐振的条件,设置L为 0.0318H,C为3.1831e-04F,仿真结果下图所示。


1655176255652762.png


通过对仿真波形进行分析可知:

 

(1)串联电路发生谐振时,电路中的阻抗值达到最小。在电源电压不变情况下,电路发生了串联谐振使得电路中的电流达到最大值。

 

(2)由于电源的电压和它输出电流同相位,则电路对电源呈阻性。电源提供给电路的能量全被电阻消耗掉,电源与电路之间不存在能量交换。能量交换只发生在电感线圈和电容之间。

 

(3)由于发生串联谐振时,感抗等于容抗,电感两端的电压和电容两端电压幅值相等,相位正好相反,相互抵消,对整个电路不起作用。

 

(4)把电阻值由10欧姆调整为5欧姆时,其它条件不变。此时感抗等于容抗大于阻抗,电源电压波形、电感两端的电压波形和电容两端电压波形如下图所示。从图中可知,电感两端的电压和电容两端电压要远大于电源电压,即发生了过电压,可能会使线圈和电容的绝缘被击穿。所以在电力工程中要避免发生串联谐振现象。  

 

2、并联谐振  

 

在R、L、C并联电路中,但满足感抗XL等于容抗XC时,即电源的输出电压和输出电流同相位,就会发生谐振现象。因为发生并联电路中,所以也称为并联谐振。


1655176263668478.png


为了更加深入了解并联谐振的现象,在matlab/simulink中搭建交流并联R、L、C电路。设置交流电源幅值为220V,频率为50Hz,电阻为10欧姆,根据并联电路发生谐振的条件,设置L为 0.0318H,C为3.1831e-04F,仿真结果下图所示。


1655176267510021.png


通过对仿真波形进行分析可知:

 

(1)电路发生并联谐振时,电路的阻抗的模数达到最大值,从而使电路电流达到最小值。

 

(2)电源电压和电源电流同相位,电路对电源呈阻性。

 

(3)并联谐振时,电感支路和电容支路电流基本相等。在电子技术中利用电路发生并联谐振时阻抗模高的特点用来选择信号或者消除干扰。

 


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。