在实现高效紧凑设计的同时遵守严格电磁干扰 (EMI) 要求是一项挑战

发布时间:2022-09-23 阅读量:1013 来源: 我爱方案网整理 发布人: Aurora

在严格的 EMI 要求下实现空间紧凑的电源设计并不简单。具有集成电容器的降压稳压器可以使符合 EMI 要求的设计实现起来更容易,同时还有助于减少整体外部元件的数量。在实现高效紧凑设计的同时遵守国际无线电干扰特别委员会 (CISPR) 等组织提出的严格电磁干扰 (EMI) 要求是一项挑战。因此,元件的选择成为设计过程的关键。

 

与大多数设计决策一样,在不同元件之间进行选择几乎总是归结为基于关键设计目标的权衡评估。降压稳压器以高效率和良好的热性能著称,但通常不被视为具有低 EMI。幸运的是,您有多种选择来降低此类稳压器产生的 EMI。为方便进一步讨论,图 1 展示了降压稳压器的简化原理图。   

降压稳压器简化原理图


1降压稳压器简化原理图    

 

电路板布局布线注意事项    

 

当设计必须符合 EMI 要求时,除了选择适当的无源器件值确保功能设计之外,电路板布局布线应该是需要考虑的首要因素。有两个降压稳压器电路板布局布线通用规则可帮助有效降低 EMI:    

 

使输入电容器和自举电容器尽可能地靠近集成电路的 VIN 和 GND 引脚,从而更大程度地减少高瞬态电流 (di/dt) 的环路面积。

 

尽可能减小开关节点的面积,从而更大程度地减小高瞬态电压 (dv/dt) 节点的表面积。    

  

集成输入电容器    

 

如前所述,在 EMI 要求限制之下进行开关稳压器的设计时,减小高瞬态电流 (di/dt) 环路的面积非常重要。在降压稳压器中,需要从 EMI 的角度考虑输入电压对地环路。降压稳压器通过开启和关断电源连接将较高的直流电压降为较低的电压,从而在高侧产生金属氧化物半导体场效应晶体管 (MOSFET) Q1 电流,如图 2 所示。    

  

降压稳压器的输入电流波形

 

图 2:降压稳压器的输入电流波形    

 

MOSFET 快速开启和关闭,产生由输入电容器提供的非常尖锐且几乎不连续的电流。某些器件,例如 TI 3A LMQ66430-Q1 6A LMQ61460-Q1 36V 降压稳压器,在封装内集成高频输入电容器,从而尽可能减小输入电流环路的面积。减小输入电流环路的面积可降低输入端的寄生电感,从而减少电磁能量的输出。    

 

集成自举电容器    

 

需要考虑的另一个高瞬态电流 (di/dt) 环路就是自举电容环路。自举电容器负责在导通期间为高侧 MOSFET 栅极驱动器提供电荷。内部电路在关断期间对该电容器重新充电。高侧 MOSFET 的源极端子连接至开关节点而不是 GND。将自举电容器连接到 MOSFET 的源极引脚可确保栅源电压 (VGS) 足够高以开启 MOSFET。对于大多数降压稳压器,必须在电路板上留出一些可用的开关节点区域来连接自举电容器,尽管这在通过尽可能减小开关节点面积来降低 EMI 过程中可能产生适得其反的效果。通过在封装内集成自举电容器,LMQ66430-Q1 不仅遵循之前提到的两个规则,同时还减少了对外部元件的需求。    

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。