在部署无源元件时,哪些元件应该优先部署?

发布时间:2022-09-29 阅读量:1159 来源: 我爱方案网整理 发布人: Aurora

实现优化电路板布局的基础,这是开关电源设计中的一个关键方面。良好的布局可确保开关稳压器的稳定运行,并将辐射干扰和传导电磁干扰(EMI)降至最低。这是电子开发人员所熟知的。然而,通常不知道的是开关模式电源板的布局优化应该是什么样子。

 

图1所示为 LT8640S 评估板电路。这是一个降压开关稳压器,支持高达42 V的输入电压,可提供高达6 A的输出电流。所有元件都紧密排列在一起。一般建议将元件尽可能紧密地排列在电路板上。这种说法并无错处,但是,如果目标是获得优化电路板布局,可能就未必合适。在图1中,开关稳压器IC周围有数个(11个)无源元件。在部署这些无源元件时,哪些元件应该优先部署?为什么呢? 

 

LT8640S开关稳压器的电路板,元件布局紧密,所以电路板布局非常紧凑

 

图1. LT8640S开关稳压器的电路板,元件布局紧密,所以电路板布局非常紧凑。  

 

在开关稳压器PCB设计中,最重要的原则是:传输高开关电流的走线越短越好。如果能够成功实践这一原则,开关稳压器电路板的很大部分都能合理布局。  

 

如何在电路板布局中轻松实现这条黄金法则呢?第一步,找出开关稳压器拓扑中的关键路径。在这些关键路径中,电流会随开关切换而变化。图2显示降压型转换器(降压拓扑)的典型电路。关键路径以红色显示。这些连接线路可能传输满电流,也可能不传输电流,具体取决于电源开关的状态。这些路径越短越好。在降压型转换器中,输入电容应尽可能靠近开关稳压器ICVIN引脚和GND引脚。  

 

降压型开关稳压器的原理图,其中电流快速变化的路径以红色显示

 

图2. 降压型开关稳压器的原理图,其中电流快速变化的路径以红色显示。  

 

图3显示升压拓扑电路的基本原理图。该电路将低压转换为更高电压。同样,电流会随电源开关切换而变化的电流路径以红色显示。需要注意一点,输入电容的布局位置根本不重要。输出电容的布局位置才更为关键。它必须尽可能靠近反激二极管(或高侧开关)以及低侧开关的接地连接。   

 

升压型开关稳压器的原理图,其中电流快速变化的路径以红色显示

 

图3. 升压型开关稳压器的原理图,其中电流快速变化的路径以红色显示。  

 

然后,可以检测其他任意开关稳压器拓扑,以了解在切换电源开关时,电流如何变化。传统方法一般是打印出电路,然后用三种不同颜色的彩笔画出电流路径。用第一种颜色标出导通期间的电流路径,也就是,电源开关开启时的电流路径。用第二种颜色标出关断期间的电流路径,也就是,电源开关关闭时的电流路径。最后,用第三种颜色标出前面仅以第一种颜色和仅以第二种颜色标记过的所有电流路径。通过这种方式,就可以清晰地看出电流会随电源开关切换而变化的关键路径。  

 

对于经验不足的电路设计人员而言,开关稳压器的电路板布局就像是一种黑魔法。其核心法则就是在设计电流会随开关切换变化的走线路径时,应尽可能短,尽可能紧凑。这解释起来很简单,很符合逻辑关系,也是开关模式电源设计中实现优化电路板布局的基础。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。