输出侧的电解电容如何计算

发布时间:2022-10-17 阅读量:1253 来源: 我爱方案网整理 发布人: Aurora

输入侧的电解电容计算    

 

电解电容是电容的一种,金属箔为正极(铝或钽),与正极紧贴金属的氧化膜(氧化铝或五氧化二钽)是电介质,阴极由导电材料、电解质(电解质可以是液体或固体)和其他材料共同组成,因电解质是阴极的主要部分,电解电容因此而得名。同时电解电容正负不可接错。我们一般按照在最低输入电压下,最大输出的情况下,要求电解电容上的纹波电压低于多少个百分点来计算。当然,如果有保持时间的要求,那么需要按照保持时间的要求重新计算,二者之中,取大的值。    

 

假如在最低输入电压下,电源的输入功率为Pin,最低输入交流电压有效值为Vinacmin,那么我们一般认为此时整流后的直流电压为Vinmin=1.2×Vinacmin,由于在交流两次充电周期间,对后面变换器的供电都是由电容储能来保证的,那么电压跌落是可以计算出来的:    

 

C×ΔV=I×Δt,    

 

ΔV是电压纹波,一般取Vinmin10%20%I是电容对后面电路的放电电流=Pin/Vinmin    

 

而Δt则是两次充电的时间间隔(就是一个工频周期内电容的放电时间),可以按照0.8×1/(2×fac)来考虑,说白了,就是交流整流后的半正弦周期中,80%的时间是靠电解电容储能来供应给后面的变换器的。

    

输出侧的电解电容如何计算

 

那么由此我们就可以计算出输入端的交流整流后滤波电解电容容量了。    

 

侧的电解电容计算    

 

输出侧的电解电容。输出端的电解电容工作在高频下,纹波电流对其影响很大,我们一般按照纹波电流的限制条件来计算输出侧的电解电容。    


电解电容上的纹波电流有效值与次级整流二极管的电流有效值以及输出电流的关系为:   

 

输出侧的电解电容如何计算

 

电解电容的生产厂家通常会给出电解电容在某个频率下,某个温度时的额定纹波电流IRCrms。但实际使用过程中,我们需要考虑温度效应与频率效应。实际电容可以使用的纹波电流为IRCrms×温度系数×频率系数。不同的厂商,提供温度系数和频率系数参考点可能不同,要注意换算。如果厂商没有提供,那么下面的数值可以供参考:    

 

温度系数:  

 

105℃:1  

 

85℃:1.7  

 

65℃:2.1    

 

频率系数:  

 

100KHz:1  

 

10KHz:0.9  

 

1KHz:0.8  

 

120Hz:0.5  

 

50Hz:0.32    

 

单个电解如果纹波电流不够,可以用多个并联使用。另外,多个并联使用也有助于降低输出电压纹波。    

 

实际最终电解电容的选择是否合适,除了要保证足够的电压裕量。更主要的就是电解电容的温度和温升。电解电容的温度每升高10度,那么寿命减半。所以电解电容的工作温度,将受到电源设计寿命的限制。  

 

另一方面,由于电容的温升可能是外来的热量造成的,也可能是自身的损耗造成的。所以,我们这里还有一个限制条件,就是,自温升<5℃。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。