常用单极性恒流电路有哪些?

发布时间:2022-11-21 阅读量:1092 来源: 我爱方案网整理 发布人: Aurora

恒流源由信号源和电压控制电流源(VCCS)两部分组成。正弦信号源采用直接数字频率合成(DDS)技术,即以一定频率连续从EPROM中读取正弦采样数据,经D/A转换并滤波后产生EIT所需的正弦信号。系统采用DDS集成芯片AD9830,其内部有两个12位相位寄存器和两个32位频率寄存器。恒流电路有很多场合不仅需要场合输出阻抗为零的恒流源,也需要输入阻抗为无限大的恒流源,以下是几种单极性恒流电路:  

 

常用单极性恒流电路有哪些

 

类型1   

 

特征:使用运放,高精度  

 

输出电流:Iout=Vref/Rs  

   

常用单极性恒流电路有哪些

 

类型2

 

特征:使用并联稳压器,简单且高精度

 

输出电流:Iout=Vref/Rs  

 

检测电压:根据Vref不同(1.25V2.5V          

 

类型3


常用单极性恒流电路有哪些

  

特征:使用晶体管,简单,低精度

 

输出电流:Iout=Vbe/Rs

 

检测电压:约0.6V        

 

常用单极性恒流电路有哪些

 

类型4 

 

特征:减少类型3的Vbe的温度变化,低、中等精度,低电压检测

 

输出电流:Iout=Vref/Rs  

 

检测电压:约0.1V~0.6V     

 

5 

 

常用单极性恒流电路有哪些

 

特征:使用JEFT,超低噪声

 

输出电流:由JEFT决定

 

检测电压:与JEFT有关  

 

其中类型1为基本电路,工作时,输入电压Vref与输出电流成比例的检测电压Vs(Vs=Rs×Iout)相等,如图5所示。

                

常用单极性恒流电路有哪些

 

注:Is=IB+Iout=Iout(1+1/hFE)其中1/hFE为误差若输出级使用晶体管则电流检测时会产生基极电流分量这一误差,当这种情况不允许时,可采用图6所示那样采用FET管。       

 

常用单极性恒流电路有哪些

 

Is=Iout-IG    

 

类型2,这是使用运放与Vref2.5V)一体化的并联稳压器电路,由于这种电路的Vref高达2.5V,所以电源利用范围较窄类型3,这是用晶体管代替运放的电路,由于使用晶体管的Vbe(约0.6V)替代Vref的电路,因此,Vbe的温度变化毫无改变地呈现在输出中,从而的不到期望的精度类型4,这是利用对管补偿Vbe随温度变化的电路,由于检测电压也低于0.1V左右,应此,电源利用范围很宽类型5,这是利用J-FET的电路,改变Rgs 可使输出电流达到漏极饱和电流IDSS,由于噪声也很小,因此,在噪声成为问题时使用这种电路也有一定价值,在该电路中不接RGS,则电流值变成IDSS,这样,J-FET接成二极管形式就变成了“恒流二极管”。 

 

以上电路都是电流吸收型电路,但除了类型2以外,若改变Vref极性与使用的半导体元件,则可以变成电流吐出型电路。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。