自举电容的特性和工作过程

发布时间:2022-11-22 阅读量:1844 来源: 我爱方案网整理 发布人: Aurora

自举电容,主要应用电容的特性-----电压不能突变,总有一个充电放电的过程而产生电压自举、电位自举作用的。自举电路也叫升压电路,利用自举升压二极管,自举升压电容等电子元件,使电容放电电压和电源电压叠加,从而使电压升高,有的电路升高的电压能达到数倍电源电压。

 

自举是指通过开关电源MOS管和电容组成的升压电路,通过电源对电容充电致其电压高于VCC。最简单的自举电路由一个电容构成,为了防止升高后的电压回灌到原始的输入电压,会加一个Diode.自举的好处在于利用电容两端电压不能突变的特性来升高电压。

 

举个例子来说,如果MOS的Drink极电压为12VSource极电压原为0VGate极驱动电压也为12V,那么当MOS在导通瞬间,Soure极电压会升高为Drink减压减去一个很小的导通压降,那么Vgs电压会接近于0VMOS在导通瞬间后又会关断,再导通,再关断……。如此下去,长时间在MOSDrink极与Source间通过的是一个N倍于工作频率的高频脉冲,这样的脉冲尖峰在MOS上会产生过大的电压应力,很快MOS管会被损坏。如果在MOSGateSource间接入一个小电容,在MOS未导通时给电容充电,在MOS导通,Source电压升高后,自动将Gate极电压升高,便可使MOS保持继续导通。

   

自举电容的特性和工作过程

 

自举电容的特性和工作过程

 

对于MOSFET,导通的条件是栅-源极之间的电压(Ugs)大于某个阈值,这个阈值同的管其值不尽相同。下图所示是一个NMOS的半桥,对于低端的管子Q2,由于其源极接地,所以当要求Q2导通时,只要在Q2的栅极加个一定的电压即可;但是,对于高端的管子Q1,由于其源极的电压Us是浮动的,则不好在其栅极上施加电压以使Q1Ugs满足导通条件。试想,理想下,Q2的导通电阻为0,即导通时,Q2Uds0,则Us=Ud,则要求Q2的栅极电压Ug大于Ud。简单地说,要求升压。 

 

自举电容的特性和工作过程

 

高端管的驱动方法有几个,如用隔离变压器等。自举型驱动IC具有简单、实用的特点,目前被广泛地使用。下面简要地描述自举的工作过程,目的是理清自举的工作原理,更合理地设计电路、布局布线和器件选型。

 

电路简图

 

首先,如下图,是一款MOSFET驱动IC的电路图,值得注意:出于便于分析的初衷,对电路进行了简化。

  

自举电容的特性和工作过程

 

如上图,这电路并不陌生,二极管D1和电容C1分别被称为自举二极管和自举电容,有些IC把自举二极管集成到IC内部。

 

把上图的驱动作简化,只留下它的输出级,得到下图:注:此图为示意图,只用于功能的描述。下图的黄色框内可以看作开关,这样便于下面分析理解。

 

充电过程

 

可以理解,半桥的两个禁止同时导通。下图是半桥低端管导通的示意图。  


自举电容的特性和工作过程

 

如上图所示,半桥的高端管关闭,而低端管开启,这时泵二极管和泵电容组成充电回路。由上图可以得到,+15V的电源经过泵二极管、泵电容、再经过半桥的低端管、再到地(电源负极),它们组成回路,对泵电容进行充电,使电容两边的电压为15V,即Uc = 15V

 

放电过程

 

这时再分析半桥低端管关闭的情况,如下图所示:

 

自举电容的特性和工作过程

 

由于半桥低端管关闭,上文所述的回路被截断,泵二极管处于反向截止。由于高端管开启,

 

所以Ug = Uc + Us。

 

可得 Ugs = Ug - Us = Uc 。

 

由于充电过程中,电容已被充电,所以Uc的电压大概为15V

 

即Ugs = 15V 。这个电压可以开启高端管的MOSFET

 

至此,已完成一个PWM周期内,自举电路的工作过程,可以理解为泵电容的充放电过程。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com


220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。