发布时间:2022-11-22 阅读量:1780 来源: 我爱方案网整理 发布人: Aurora
阻抗是电路中电阻、电感、电容对交流电的阻碍作用的统称。阻抗衡量流动于电路的交流电所遇到的阻碍。阻抗将电阻的概念加以延伸至交流电路领域,不仅描述电压与电流的相对振幅,也描述其相对相位。
如果阻抗不连续信号会发生反射严重时将会导致系统不能正常工作。那么都有哪些参数会影响阻抗呢?了解相关参数后我们就可以知道有哪些方法来控制阻抗了。

线宽W
走线加宽,则单位长度电感减小,单位长度电容增加,根据阻抗计算公式可以看到,走线加宽后阻抗减小。
介质厚度h
介质厚度增加,信号路径与参考路径距离增加,则单位长度电感增加,单位长度电容减小,根据阻抗计算公式可以看到,介质厚度增加后阻抗变大。
介电常数
介电常数越大,单位长度电感基本不受影响,但是单位长度电容会变大, 特性阻抗变小。
铜箔厚度
走线铜厚增加,电感减小,电容增加,阻抗就会跟跟着减小。
上述4种影响阻抗的参数中,我们最常用的是线宽,根据目标阻抗调整线宽,其实反过来讲,控制阻抗就是控制线宽。
在SI9000软件中,我们输入走线参数就可以计算出阻抗了,然后根据结果调节线宽,就可以达到目标阻抗,比如如果填完参数发现计算的阻抗比目标阻抗50Ω大,那么我们就可以增加线宽,使得阻抗减小,多试几次就可以把阻抗修改为50Ω了。
当然,也可以直接和PCB厂家要数据,他们会给出不同层叠结构对阻抗线宽的具体约束参数。

除了上述4中控制阻抗的方法之外,还有一种通过端接电阻来控制阻抗的方法,这个咱们后面会介绍。
在实际工程中,有时候有时候要达到目标阻抗需要控制多个参数,FPC软排线就是一个例子,有同学拆手机时会发现,给相机模组或者屏幕用的FPC软排线使用的是网格铜,为什么用网格铜呢?

其中一个主要原因是方便制造保障导线质量,因为网格铜相比于实铜而言更软,因此也就更方便弯折,这会方便装机,避免线路出现折痕。

另一个原因是有利于控制阻抗,FPC软排线非常薄,根据前文介绍,介质变薄会使得阻抗变小,如果要增加阻抗到50Ω,就需要把走线做的非常细,这对制作工艺要求非常高,为了既把阻抗控制到50Ω,又不减小走线宽度,可以使用网格铜。也就是说,网格铜相比于实铜可以起到增加阻抗的效果。
关于我爱方案网
我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com
晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。
RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。
时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。
恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。
晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。