发布时间:2022-12-14 阅读量:1436 来源: 我爱方案网整理 发布人: Aurora
印制电路板的设计是以电路原理图为根据,实现电路设计者所需要的功能。印刷电路板的设计主要指版图设计,需要考虑外部连接的布局、内部电子元件的优化布局、金属连线和通孔的优化布局、电磁保护、热耗散等各种因素。优秀的版图设计可以节约生产成本,达到良好的电路性能和散热性能。
1、为满足国内板厂生产工艺能力要求,常规走线线宽≥4mil(0.1016mm) (特殊情况可用3.5mil,即0.0889mm);小于这个值会极大挑战工厂生产能力,报废率提高。
2、走线不能出线任意角度走线挑战厂商生产能力,很多蚀刻铜线时候出现问题,推荐45°或135°走线,如图3-21所示。

图3-21任意角度走线和135°走线
3、如图3-22,同一网络不宜90°直角或锐角走线,一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,直角走线会使传输线的线宽发生变化,造成阻抗的不连续,造成信号的反射,尖端产生EMI影响线路。

图3-22 直角锐角走线
4、焊盘的形状一般都是规则的,如BGA的焊盘是圆形的、QFP的焊盘是长圆形的、CHIP件的焊盘是矩形的等。但实际做出的PCB,焊盘却不规则,可以说是奇形怪状。以R0402电阻封装的焊盘为例,如图3-23所示,规则焊盘出线之后,在生产时候工艺偏差,会变成实际焊盘,是原矩形焊盘的基础上加了一个小矩形焊盘组成的,不规则,出线了异形焊盘。

图3-23焊盘的实际制作效果
如果在0402电阻封装的两个焊盘对角分别走线,加上PCB生产精度造成的阻焊偏差(阻焊窗单边比焊盘大0.1mm),会形成如图3-24左图所示的焊盘。在这样的情况下,电阻焊接时由于焊锡表面张力的作用,会出现如图3-24右图一样的不良旋转。

图 3-24 不良出线造成器件容易旋转
采用合理的布线方式,焊盘连线采用关于长轴对称的扇出方式,可以比较有效地减小CHIP元件贴装后的不良旋转。如果焊盘扇出的线也关于短轴对称,还可以减小CHIP元件贴装后的漂移。如图3-25所示。


图3-25 器件的出线
5、相邻焊盘是同网络的,不能直接连接,需要先连接处焊盘之后再进行连接,如图3-26所示,直链容易在手工焊接的时候造成连焊。

图3-26 相邻同网络焊盘的链接方式
6、连接器管教拉线需要从焊盘中心拉出再往外走,不可出现其他的角度,避免在连接器拔插的时候把线撕裂,如图3-27所示。

图3-27连接器的出线
7、差分走线
差分信号和普通的单端信号走线相比,最明显的优势体现在抗干扰能力强、能有效抑制EMI、时序定位精确。对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线的一般要求,那就是“等长、等间距”。等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等间距则主要是为了保 证两者差分阻抗一致,减少反射。
很多设计师认为保持等间距比匹配线长更重要。PCB差分走线的设计中最重要的规则就是匹配线长,其它的规则都可以根据,设计时根据实际应用进行灵活处理。如图3-28所示列出了常见差分对内线长的匹配方式。

图3-28 常用差分对内线长匹配方式
8、蛇形线
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了时序匹配。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。
信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,则耦合程度也越大。可能会导致传输延时减小,以及由于串扰而大大降低信号的质量。
所以我们在走差分线的时候应该注意尽量增加平行线段的距离(S),至少大于3W,W是指走线的线宽,只要S足够大,就几乎能完全避免相互的耦合效应。如图3-29所示

图3-29 蛇形走线Gap间距要求
关于我爱方案网
我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com
晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。
RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。
时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。
恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。
晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。