什么是自举电路?自举电路有哪些作用?

发布时间:2022-12-30 阅读量:3612 来源: 我爱方案网整理 发布人: Aurora

自举电路也叫升压电路,利用自举升压二极管、自举升压电容等电子元件,使电容放电电压和电源电压叠加,从而使电压升高,有的电路升高的电压能达到数倍电源电压。


01升压电路原理


举个简单的例子:有一个12V的电路,电路中有一个场效应管需要15V的驱动电压,这个电压怎么弄出来?就是用自举。

 

通常用一个电容和一个二极管,电容存储电压,二极管防止电流倒灌,频率较高的时候,自举电路的电压就是电路输入的电压加上电容上的电压,起到升压的作用。


升压电路只是在实践中定的名称,在理论上没有这个概念,升压电路主要是在甲乙类单电源互补对称电路中使用较为普遍。

 

甲乙类单电源互补对称电路在理论上可以使输出电压Vo达到Vcc的一半,但在实际的测试中,输出电压远达不到Vcc的一半。


其中重要的原因就需要一个高于Vcc的电压,所以采用升压电路来升压。

开关直流升压电路即所谓的boost或step-up电路,是一种开关直流升压电路,它可以是输出电压比输入电压高,基本电路图见图1:

 什么是自举电路?自举电路有哪些作用?

 

假定那个开关(三极管或者mos管)已经断开了很长时间,所有的元件都处于理想状态,电容电压等于输入电压。下面要分充电和放电两个部分来说明这个电路。

02充电过程

在充电过程中,开关闭合(三极管导通),等效电路如图二,开关(三极管)处用导线代替,这时,输入电压流过电感,二极管防止电容对地放电。

由于输入是直流电,所以电感上的电流以一定的比率线性增加,这个比率跟电感大小有关,随着电感电流增加,电感里储存了一些能量。

  

什么是自举电路?自举电路有哪些作用?

 

03放电过程

如图,这是当开关断开(三极管截止)时的等效电路,当开关断开(三极管截止)时,由于电感的电流保持特性,流经电感的电流不会马上变为0,而是缓慢的由充电完毕时的值变为0。

而原来的电路已断开,于是电感只能通过新电路放电,即电感开始给电容充电, 电容两端电压升高,此时电压已经高于输入电压了,升压完毕。

 什么是自举电路?自举电路有哪些作用?

 

说起来升压过程就是一个电感的能量传递过程,充电时,电感吸收能量,放电时电感放出能量。

如果电容量足够大,那么在输出端就可以在放电过程中保持一个持续的电流,如果这个通断的过程不断重复,就可以在电容两端得到高于输入电压的电压。

什么是自举电路?自举电路有哪些作用?  

04自举电路的作用

自举电路的作用是提高电压,就是利用反馈电阻上的电压升高来抬高所需电路的电压,而不是用偏置电阻,直接从电源降压。


所需的电压,在电路中如果相位相同,称为正反馈电路,起加大输出作用,例如功率放大电路就是一个自举电路。


自举电路在电器设备用途很广,例如音响、电视、机场扫描设备等等,在220V变频调速器、工业级开关电源、 400w微机开关电源、复印机电源上也都有它的身影。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。