上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

发布时间:2023-05-17 阅读量:3644 来源: 我爱方案网整理 发布人: Aurora

推挽电路(push-pull)就是两个不同极性晶体管间连接的输出电路。推挽电路采用两个参数相同的功率BJT管或MOSFET管,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小效率高。在做信号控制以及驱动时,为了加快控制速度,经常要使用推挽电路。推挽电路可以由两种结构组成:上PN,上NP。其原理图分别如下所示。  

       

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

 

在平时中,我个人经常遇到的推挽电路是第一种。当我每次问身边的工程师:“为什么不选择使用第二种?第二种是上PN型,这样的管子在实际中用起来,理论中比上NP型更有优势呀。”但是实际中,从来也没有人正面地回答我,为什么不适用上PN。或许很多人都会不屑去回答这个问题,但是这个问题确实是电子设计初学者几乎都会考虑的问题。今天我就捋一捋这个小问题。     

 

先来看看上N下P型,从该原理图可以知道,其输出信号与输入信号的相位是相同的,即输入时高。输出就是高。但是根据N管的工作特点——N管的输出电压幅值=Vb=0.7V,所以改模型的输出幅值会受到输出信号的限制。所以这对输入信号的幅值要求比较苛刻,否则可能会导致后级的高电平信号不够高。     

    

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

 

其输出的效果图如上图所示,可能细心的人会发现,当输入信号的高电平低于电源电压时,这意味着上N管的CE节将会承受较高的电压。这也就意味着上管将有着发热坏的风险。     

 

这个结论是存在一定的道理的,但实际中,当推挽电路在做信号控制时,其中流过的电流并不会很大,所以这种情况下,上管也不容易坏。但是如果推挽电路用于驱动负载时,则此时的管子会流过大电流,此时若输入信号幅度较低,则上管的发热量真的会很严重。当然,当输入信号的低电平高于参考电压时,下P管也会存在同样的问题。 

          

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

  

对于上P下N的模型,从原理图可以知道,该模型的输出与输出是反相的。即当输入为高时,输出则为低。     

 

而实际的应用电路中,我们可以将其与上N下P模型进行对比。对比之后可以发现,上PN模型的三极管基极会串了一个电阻,但是上NP在实际应用中可以将其省略。上PN模型中要加这两个电阻的原因是为了将上P管与下N管进行信号隔离。假如不进行信号隔离,从原理图中可以知道,上P管的信号其实是会影响下N管的。    

   

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

 

从以上电路中可以知道,当P管导通时,其信号会流经N管,这时就会导致PN管的串通问题。所以该电阻不能省。可能很多人觉得,加两个电阻没什么,但是如果放在实际生产中,假如一个电阻的价格为0.1分,则生产一千万个产品则意味着“因为这两个电阻,成本将直接地上升一万元。”     

 

另外,我们往往以为加了一个电阻之后就万事大吉了,其实并不是。尽管加了电阻,我们还要严格保证输入端要一直有信号且其信号的幅值足够高,否则一样会导致串通问题。 

        

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

  

但是,即使能够保证控制信号的幅值足够高,但是当信号在进行“高——低”转换的时候,其中必会经过一个信号的转换区间,这说明,在信号进行跳变时,依旧会存在串通的问题。要解决这个问题,就要求控制信号的压摆率远远大于三极管的导通时间(即在保证三极管还没做出开关反应时,控制信号就已经完成了信号转换,以避免串通现象)。       

    

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

 

大家可以去查查通用三极管的开关时间,查完之后你或许就会发现,上P下N型推挽电路的要求未免也太苛刻了吧。     

 

综上所述,我们在实际的应用中往往会选择上N下P型。下表总结了两种模型的特点供大家参考:   

 

上P下N?上N下P?推挽电路为什么用上N下P型MOS管?

 

当然,上P下N模型只是在栅极型(即三极管模型)中才会存在如此多的缺点,在场效应管(mos管)中还是很受欢迎的。

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com

 

推荐阅读

 

去耦电容容值怎么选?用什么类型的去耦电容?

什么是模拟集成电路?模拟集成电路应用有哪些?

无源晶振和有源晶振被烧坏的情况分别有哪些?

什么原因导致控制小功率无刷直流电机的MOS管被烧坏呢?

如何正确使用示波器?在使用示波器时有哪些不安全操作呢?

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。