稳压管该怎么选择呢?稳压电路当中怎么选择电阻?

发布时间:2023-06-12 阅读量:3913 来源: 我爱方案网整理 发布人: Aurora

稳压管,又叫齐纳二极管,是一种硅材料制成的面接触型晶体二极管,是一种直到临界反向击穿电压前都具有很高电阻的半导体器件。稳压管在电路设计中也是比较常用的一种元器件,稳压管属于二极管中的一种,主要工作于PN结的反向击穿区。稳压管在电路中的主要作用有:  

 

(1)当电压基准源;

 

(2)稳压器,抑制电压波动使电压稳定;

 

(3)在电路中当其他电子元器件的保护作用,比如限压(过压保护)或限流,抑制电路中的电弧等。  

 

稳压管该怎么选择呢?稳压电路当中怎么选择电阻?

 

稳压管该怎么选择呢? 

 

首先根据电路的原理选择所需的稳压值UZ,其次再参考稳压管的其它参数,比如:

 

(1)稳定电流IZ,稳压管的稳定电流是一个范围,有典型值,最小稳定电流IZMIN和最大稳定电流IZMAX,稳压管正常稳压时其工作电流范围为IZMIN~IZMAX之间,超过该电流值稳压管会烧毁!小于该电流值达不到稳压效果;(电路一点通)

 

(2)温度系数,稳压管的稳压值UZ会随温度系数而改变,其稳压值温漂越小稳压管性能越好;

 

(3)动态电阻RZ,稳压管的动态电阻指的是稳压管两端的电压与电流的比值,该比值会随着工作电流改变而改变。选择动态电阻较小的稳压管,其性能更好;

 

(4)还有一些相对来说不是很重要的参数,耗散功率PZ,漏电流等。  

 

稳压电路当中怎么选择电阻?  

 

如下图为稳压管所形成的电路,限流电阻该如何选择呢?怎么计算?这个需要根据输入电压的范围、稳压管的稳压值、稳压管的正常稳压电流范围以及负载电流进行计算。  

 

稳压管该怎么选择呢?稳压电路当中怎么选择电阻?

 

(1)若稳压管后端的负载非常小,只作为基准源,负载电流可忽略不计,此时计算限流电阻R还是非常方便的,R=(Uin-UZ)/IZ,其中Uin为输入电压,UZ为稳压管的稳压值,IZ为稳压管的稳定电流,可选其典型值即可。  

 

(2)当负载较大,其电流不可忽略时,限流电阻的电流=稳压二极管的电流+负载电流,即(Uin-UZ)/R=IZ+UZ/RF,IZMINIZIZMAX,根据公式及各参数限制,选择最佳限流电阻R的值即可。比如输入电压10V~12V,稳压值为3.3V,负载电流为20mA,稳压管工作电流为5mA~50mA,10V~12V-3.3V/R=5mA~50mA+20mA,6.7V~8.7V/R=25mA~70mA,R=6.7V~8.7V/25mA~70mA,可得124R268,限流电阻R可选200Ω。功率P=U^2/R=8.7*8.7/200=0.378W),可选择功率为0.5W1W的电阻。

 

稳压管该怎么选择呢?稳压电路当中怎么选择电阻?

 

关于我爱方案网

 

我爱方案网是一个电子方案开发供应链平台,提供从找方案到研发采购的全链条服务。找方案,上我爱方案网!在方案超市找到合适的方案就可以直接买,没有找到就到快包定制开发。我爱方案网积累了一大批方案商和企业开发资源,能提供标准的模块和核心板以及定制开发服务,按要求交付PCBA、整机产品、软件或IoT系统。更多信息,敬请访问http://www.52solution.com

 

推荐阅读

 

PCB为什么要拼版?pcb拼板方法有哪些?

耦合电容的原理是什么?

开关电源啸叫的几种诱因分析

DC-DC电源设计经验分享

传导干扰给电子工程师带来的困惑如何解决?

220x90
相关资讯
晶振启动时间影响因素解析与优化方向

​晶振的启动时间,通常是指其通电后进入稳定振荡状态所需的时间。若启动时间过长,可从以下五个常见的影响因素方面进行优化。

解析RTC实时时钟芯片的工作原理

RTC(Real-Time Clock,实时时钟)芯片作为一种独立的专用计时器件,其核心功能包括提供稳定的日历时钟、在主电源断电后持续运行、支持定时中断以及输出高精度时间戳,为各类嵌入式系统提供可靠的时间基准。

无源晶振与有源晶振在MCU应用中的关联逻辑与选型指南

时钟系统是保障微控制器(MCU)稳定运行的核心,而晶振作为关键时钟源,主要分为无源晶振与有源晶振两种类型。下面将围绕工作原理、硬件接口、电气特性及其在MCU中的适配场景等维度,系统解析这两类晶振与MCU之间的关联逻辑。

VC-OCXO压控恒温晶振管脚功能定义解析

恒温晶振(Oven Controlled Crystal Oscillator,简称OCXO)是高精度频率源的核心组件,选用切型更优(如SC切、AT切高精度型)、封装应力极小的高Q值晶片,通过恒温槽的超精密控温,让晶振始终工作在零温度系数点,几乎消除温度引发的频率漂移。

晶振倍频干扰解决方案:从PCB布局优化到源头抑制与电路整改

晶振倍频干扰(即高次谐波辐射)是电磁兼容(EMC)设计中非常棘手的问题,通常表现为基频25MHz的5次、7次谐波(如125MHz、175MHz等)处辐射超标。该问题源于晶振输出方波信号包含丰富的高次谐波成分,若PCB布局不当,晶振及其走线极易构成高效辐射天线,导致电磁干扰增强。