晶振的两种电阻作用:反馈阻与限流电阻

发布时间:2025-04-11 阅读量:2168 来源: 我爱方案网 作者: 扬兴晶振

【导读】在晶体的振荡电路中一般会设计两个电阻,一个是跨接在晶振两端,叫做反馈电阻Rf;一个接在IC的输出端,叫做限流电阻RD;同晶体相连旁接的电容称之为负载匹配电容,通过调整容值的大小可以改变振荡电路的频率,而这些波形频率测试就可以观察的到。


29.png


1、反馈电阻Rf:


晶体串联的主芯片内部是一个线性运算放大器,将输入进行反向180度输出,晶振处的负载电容提供另外180度的相移,整个环路的相移呈360度,满足振荡的相位条件,同时还要求闭环增益大于等于1,此时晶振才能正常工作。


在实际的产品设计时,晶振部分的电路会有下面2种电路,图1电路中,没有1M的反馈电阻,图2电路中,晶振会并联一个1M的电阻,


30.png


反馈电阻的作用,总结3点:


1)配合IC内部电路组成负反馈,移相,使放大器工作在线性区。

2)稳定输出幅度和相位。

3)增加振荡电路稳定性。比如在温度变化时,可以通过调整电阻值来维持振荡频率的稳定。


2、限流电阻RD:


这个电阻的作用是限制IC的驱动能力,并且与Cd组成一个低通滤波器,以确保振荡器的起振点在基频上,而不是在其他高次谐波频率点上(避免3次,5次,7次谐波频率)。如果晶振的功耗超过晶振制造商的给定值,外部电阻Rd是必需的,用以避免晶振被过分驱动。如果晶振的功耗小于晶振制造商的给定值,就不推荐使用Rd,可以预设0Ω。如图3所示


31.png


对Rd值的预估可以通过考虑由Rd和Cd的电压分压Rd/Cd实现(注意到Rd和Cd构成了一个分压/滤波器,考虑通带宽度应不小于振荡器频率),则有Rd的值等于Cd的电抗:


32.png


限流电阻的作用,总结3点:


1)抑制EMI。我们可通过调整阻值改善EMI。

2)避免晶振被过分驱动,保护晶振电气性能的稳定性。

3)作为TP点方便波形量测。


33.png


最后提醒大家,如果IC部分已含有反馈电阻,那么外部晶振电路无需再加反馈电阻。所以记得认真看IC手册。如果晶振电路不存在过驱问题,那这颗限流电阻也可以省去。


相关资讯
革新辅助电源设计:1700V SiC MOSFET赋能20-200W高效系统​

在电机驱动、电动汽车、快速充电和可再生能源系统中,低功耗辅助电源常被视为"幕后功臣"——尽管其功率等级远低于主功率系统,却直接影响着整套设备的可靠性与能效。面对提升可靠性、缩小体积、降低成本、规避供应链风险等多重挑战,设计人员亟需突破传统设计局限的创新解决方案。Wolfspeed全新推出的工业级 C3M0900170x 与车规级认证(AEC-Q101) E3M0900170x 碳化硅MOSFET系列,正为20-200W辅助电源设计提供关键赋能,助力工程师在性能与成本的博弈中开辟新路径。

安森美Hyperlux SG:攻克全局快门三大痛点 (高性能、高效率、低功耗)​

在当今高速成像应用中,如机器视觉、自主导航、增强/虚拟现实(AR/VR/MR)和条码扫描,传统的卷帘快门图像传感器往往力不从心,会因运动模糊或空间失真严重影响图像质量。为克服这些挑战并精准“冻结”快速运动的物体,具备全局快门特性的先进CMOS图像传感器成为关键选择。安森美深知工程师在为高速应用筛选最优全局快门传感器时需权衡大量参数(如分辨率、光学格式、帧率、功耗、动态范围、全局快门效率GSE及信噪比SNR等)以及高级功能(如同步触发、嵌入式自动曝光、ROI选择),因此开发了创新的Hyperlux SG系列产品。

常关型SiC Combo JFET结构

安森美SiC Combo JFET技术通过创新性集成常开型SiC JFET与低压Si MOSFET,构建出高性能共源共栅(cascode)结构,攻克了SiC器件常开特性的应用瓶颈。该方案兼具SiC材料的高压处理能力、超低导通电阻(RDS(on))与卓越热性能,以及Si MOSFET的易控常关特性,为大电流应用(如固态断路器、高功率开关系统)和多器件并联场景提供突破性的功率密度与效率解决方案。

920nm问世+低红曝优选:IR:6技术精准匹配多元红外应用场景

IR:6红外芯片通过实质性的技术创新,显著提升了在面部识别、智能传感器和节能系统等应用中的关键性能(亮度、效率和图像质量)。它在人眼不可见的红外领域展现出卓越表现,特别是在安防领域以更高亮度、更低功耗和更优画质设定了新的距离覆盖和可靠性标准。

工业电动化浪潮:充电器设计的效率与尺寸挑战

工业设备加速迈向电动化,对稳健、高效、适应性强的电池充电器需求激增。无论是手持工具还是重型机械,充电器必须应对严苛环境和全球通用电压输入(120-480 Vac),并优先满足小型化、轻量化及被动散热的设计要求。在这一关键任务中,功率因数校正(PFC)级的拓扑选择至关重要,它直接影响着系统效率、尺寸和成本。本文将剖析现代工业充电设计的核心挑战,重点对比传统升压 PFC 与日益流行的图腾柱 PFC 拓扑方案,并探讨碳化硅(SiC)MOSFET 如何颠覆性地赋能高效率解决方案,为工程师提供清晰的设计指导。