Vivado™ 设计套件常见问题解答

发布时间:2012-04-25 阅读量:1239 来源: 发布人:

Vivado™ 设计套件是什么?

集成的设计环境——Vivado 设计套件包括高度集成的设计环境和新一代系统到 IC 级工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。这也是一个基于 AMBA AXI4 互联规范、IP-XACT IP 封装元数据、工具命令语言 (TCL)、Synopsys 系统约束 (SDC) 以及其它有助于根据客户需求量身定制设计流程并符合业界标准的开放式环境。赛灵思构建的的 Vivado 工具将各类可编程技术结合在一起,能够可扩展实现多达 1 亿个等效 ASIC 门的设计。

专注于集成的组件——为了解决集成的瓶颈问题,Vivado 设计套件采用了用于快速综合和验证 C 语言算法 IP 的 ESL 设计,实现重用的标准算法和 RTL IP 封装技术,标准 IP 封装和各类系统构建模块的系统集成,模块和系统验证的仿真速度提高 3 倍,与此同时,硬件协仿真将性能提升至原来的100倍。

专注于实现的组件——为了解决实现的瓶颈,Vivado工具采用层次化器件编辑器和布局规划器、速度提升 了3 至 15 倍,且为 SystemVerilog 提供了业界最好支持的逻辑综合工具、速度提升 4 倍且确定性更高的布局布线引擎,以及通过分析技术可最小化时序、线长、路由拥堵等多个变量的“成本”函数。此外,增量式流程能让工程变更通知单 (ECO) 的任何修改只需对设计的一小部分进行重新实现就能快速处理,同时确保性能不受影响。最后,Vivado 工具通过利用最新共享的可扩展数据模型,能够估算设计流程各个阶段的功耗、时序和占用面积,从而达到预先分析,进而优化自动化时钟门等集成功能。
 
为何要打造全新的工具套件而不是对 ISE 设计套件进行升级?
客户需要一个全新的设计环境以提升生产力、缩短产品上市时间、超越可编程逻辑、实现可编程系统集成等。为了响应客户的需求,赛灵思工程师从 2008 年开始付诸行动,打造出了 Vivado 工具这一巅峰之作。

Vivado 工具能解决当前设计人员面临的哪些主要挑战?
“All Programmable”器件不只是涵盖可编程逻辑设计,还涉及到可编程系统集成,要在更少的芯片上集成越来越多的系统功能。为了构建上述系统,我们会面临一系列全新的集成和实现设计生产力瓶颈,这是我们必须要解决的问题:

集成瓶颈
• 集成 C 语言算法和 RTL 级 IP
• 混合 DSP、嵌入式、连接功能、逻辑领域
• 模块和“系统”验证
• 设计和 IP 重用 

实现瓶颈
• 层次化芯片布局规划与分区
• 多领域和多晶片物理优化
• 多变量“设计”和“时序”收敛的冲突
• 设计后期发生的ECO及变更引起的连锁反应

最新环境相对于 ISE 设计套件14 生产力方面有何优势?
联盟计划成员、客户以及赛灵思团队通过运行各种经现场测试的设计,结果表明,相对于同类竞争工具,Vivado 设计套件从总体上把集成度和实现速度提高到原来的4 倍。

赛灵思是不是不再需要 ISE 设计套件了?
不是。ISE 设计套件 14 版本支持目前的 28nm 产品,赛灵思会继续为面向前代产品设计的工具提供支持。

现在客户能做些什么?
客户可报名参加早期试用计划,下载相关技术文档,抢先了解 Vivado 设计套件,为自己首款或下一款 7 系列 FPGA 和 Zynq-7000 EPP 设计做好准备。今夏早些时候7 系列将面向公众全面推出,今年晚些时候 Zynq-7000 EPP也将面向公众发货。早期试用计划参与者可在 5 月 8 日下载相关工具。

“All Programmable”器件具体是指什么东西?
就 28nm 工艺而言,赛灵思开发出了许多类型的可编程技术,从逻辑和 IO、软件可编程 ARM 处理系统、3D-IC、模拟混合信号(AMS)、系统到 IC 设计工具以及 IP 等。赛灵思将上述可编程技术进行不同组合,然后集成到”All Programmable”器件中,如目前发货的基于堆叠硅片互联技术 (SSIT) 的 Virtex-7 2000T FPGA 和 Zynq-7000 可扩展处理平台 (EPP) 以及支持高级模拟混合信号(AMS)、高性能 SERDES 和 PLL 到可编程数据转换器资源的 FPGA。

Vivado 设计套件能帮助客户实现哪些此前无法实现的工作?
当设计人员在汽车、消费类、工业控制、有线与无线通信、医疗等众多应用中采用新一代“All Programmable”器件来实现可编程逻辑或者可编程系统集成时,Vivado工具有助于提高他们的生产力。尤其是进行新一代设计,如上所述,工程师可用 Vivado 工具解决集成和实现方面存在的诸多生产力瓶颈问题。

学习使用 Vivado 设计套件难不难?
学习使用按钮式 Vivado 集成开发环境(IDE) 对大多数用户而言应当相对比较简单,特别是用户已有 ISE PlanAhead 工具的使用经验,那就更容易了。随着用户不断熟悉 Vivado IDE,还可利用不断推出的新特性以及 GUI 内置的分析和优化功能,轻松优化性能、功耗和资源利用。

 

相关资讯
存储技术革命!HBM4携30%溢价重塑AI芯片格局

全球半导体产业正迎来新一轮技术迭代浪潮。市场研究机构TrendForce最新报告显示,随着人工智能算力需求呈现指数级增长,三大DRAM原厂加快推进HBM4产品研发进程。作为第四代高带宽存储技术的集大成者,HBM4在架构创新与性能突破方面展现出显著优势,预计将重构高性能计算芯片的产业格局。

Cadence推出HBM4内存IP解决方案,突破AI算力内存瓶颈

2025年5月22日,电子设计自动化领域巨头Cadence正式发布HBM4内存IP解决方案,其数据传输速率达到业界领先的12.8Gbps,较前代HBM3E产品带宽翻倍。该方案基于JEDEC最新发布的JESD270-4规范,针对AI训练与高性能计算(HPC)系统的内存带宽需求进行了全面优化。

行业领先!320g超高量程+边缘AI,ST MEMS传感器重新定义运动与冲击检测

2025年5月,全球半导体巨头意法半导体(STMicroelectronics,NYSE: STM)发布了业界首款集成双加速度计与AI处理功能的微型惯性测量单元(IMU)——LSM6DSV320X。该传感器在3mm×2.5mm的超小封装内融合了运动跟踪(±16g)和高强度冲击检测(±320g)能力,并通过嵌入式机器学习核心(MLC)实现了边缘智能。意法半导体APMS产品部副总裁Simone Ferri表示:“这一创新架构将为智能设备提供前所未有的交互灵活性和数据精度,推动消费电子、工业安全及医疗健康等领域的技术革新。”

TWS市场强势反弹:2025年Q1出货量激增18%,苹果小米领跑

全球TWS耳机市场在2025年第一季度展现出强劲复苏态势。根据Canalys最新数据,该季度全球出货量达7,800万台,同比增长18%,创下自2021年以来的最高增速。这一反弹标志着市场在经历阶段性调整后,正式迈入以技术迭代与消费升级为核心驱动力的新周期。

突破200万次按压极限:Littelfuse TLSM轻触开关引领工业控制新标准

2025年5月,全球工业技术制造巨头Littelfuse(NASDAQ:LFUS)正式发布TLSM系列表面贴装轻触开关,凭借200万次超长寿命、SPDT(单刀双掷)配置及IP54防护等级,重新定义了高频使用场景下的开关可靠性标准。在当前消费电子微型化、工业设备智能化的趋势下,传统轻触开关普遍面临寿命短(10-100万次)、环境适应性差(高温/高湿下性能衰减)、触感与耐用性难以平衡等痛点。TLSM系列通过材料革新与结构优化,不仅解决了行业长期存在的技术瓶颈,更瞄准了工业4.0、智能汽车、医疗设备等新兴市场的增量需求。