Synopsys发起的“IP Accelerated”计划重新定义了IP供应商范式

发布时间:2014-06-19 阅读量:706 来源: 发布人:

【导读】新思科技(Synopsys)"IP Accelerated" 计划将帮助设计师显著地减少在其系统级芯片(SoC)中集成IP所需的时间和工作量。IP加速计划中包含全新DesignWare IP开发套件和定制化子系统,加速了原型设计、软件开发及在SoC集成IP。

为加速芯片和电子系统创新而提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:推出其名为“IP Accelerated”的IP加速计划,以帮助设计师显著地减少在其系统级芯片(SoC)中集成IP所需的时间和工作量。

该计划扩展了Synopsys 已有的、多样化的、已流片验证过的DesignWare® IP产品组合,增加了全新的IP Prototyping Kits原型设计套件、IP Virtual Development Kits虚拟原型开发套件和定制化IP子系统,加速了原型设计、软件开发以及将IP集成到SoC中。通过IP Accelerated加速计划,Synopsys超越了传统IP供应商的范畴,重新定义了客户可从其IP供应商处所期待得到的产品与服务,以帮助设计师 通过更省力、更低风险以及更短上市时间的方式成功地实现IP集成。

IP加速计划亮点:

1、该项名为“IP Accelerated”的IP加速计划以全新的IP原型设计套件、软件开发套件和定制化IP子系统扩展了Synopsys领先的IP产品组合;

2、DesignWare IP Prototyping Kits原型设计套件包含一款经过验证的参考设计,可面预装在一个HAPS-DX原型验证系统中的IP,以及一个带有参考驱动的、运行Linux操作系统的软件开发平台;

3、DesignWare IP Virtual Development Kits虚拟原型开发套件是包含了一个处理器子系统参考设计、一个可配置DesignWare IP模型以及Linux软件栈和参考驱动的软件开发套件(SDK);

4、对于硬件工程师,IP Prototyping Kits原型设计套件提供了一种经过验证的IP配置,它能够针对目标应用轻松修改,以探究各种设计权衡;

5、对于软件开发人员,IP Virtual Development Kits虚拟原型开发套件和IP Prototyping Kits原型设计套件都能够作为经过验证的目标,用于早期软件开发、启动、调试和测试;

6、为了降低风险并加快上市时间,Synopsys的专家可以协助设计师针对其特定的应用需求来创建和定制IP子系统,并将子系统集成到他们的SoC中。

随着SoC硬件和软件越来越复杂,开发人员对IP供应商的需求也越来越多,以帮助他们满足其项目计划。仅凭传统的IP单元块已经不足以应对日益增长的SoC设计和集成挑战。设计师需要一种可以简化IP配置和整个SoC集成的、同时加速其软件开发工作的解决方案。Synopsys IP Accelerated计划提供的解决方案可以帮助设计师应对在IP实现、软件开发和IP集成过程中的挑战。

“由于设计复杂度不断提高、设计成本逐渐上升以及上市时间日趋缩短,预计从2012年到2018年间,第三方IP的使用量将增加一倍以上,”Semico Research公司ASIC和SoC的高级市场分析师Richard Wawrzyniak表示:“像Synopsys一样,越来越多的公司开始转向第三方IP供应商,以便为客户提供诸如IP Accelerated加速计划这样的全面解决方案,以缩减开发成本、降低集成风险同时满足其市场计划。”

DesignWare IP Prototyping Kits原型设计套件

DesignWare IP Prototyping Kits原型设计套件的核心是一款经过验证的参考设计,它使设计师在几分钟内就能够在SoC环境中开始实现IP。IP Prototyping Kits原型系统设计套件提供了所需的关键性硬件和软件单元,以减少IP原型设计和集成工作量,其中包括带有预配置IP和SoC集成逻辑的Synopsys HAPS-DX基于FPGA的原型设计系统、一块PHY子板、仿真测试平台,以及一个可运行在Linux上的基于物理或虚拟早期软件的启动、调试和测试并易于修改的DesignWare ARC®处理器的32位软件开发平台、参考驱动软件和应用案例。设计者可以根据目标应用,通过一个快速迭代流来修改标准的IP配置,该流程环境包括Synopsys的coreConsultant IP配置工具、Synopsys的ProtoCompiler综合和调试工具以及编译脚本。


Synopsys DesignWare IP Prototyping Kit原型设计套件

“由于我们预算的50%都花在了软件开发,我们必需要拥有更深入的系统专业知识,以更好的支持我们的客户,”DisplayLink公司全球销售和营销的 资深副总裁John Cummins表示:“我们不仅需要关注获得各个独立IP单元,而且还要关注IP在整个SoC环境中的集成和验证。Synopsys的IP Accelerated计划一举中的,满足直接影响公司IP软件开发和SoC集成能力的关键需求。”

DesignWare IP Virtual Development Kits虚拟原型开发套件

DesignWare IP Virtual Development Kits虚拟原型开发套件是由一个基于多核ARM Cortex-A57 Versatile Express的参考设计和一个可配置DesignWare IP模型组成的软件开发套件。该IP Virtual Development Kits虚拟原型开发套件可运行Linaro Linux,同时包括用于DesignWare IP的参考驱动软件并提供了非侵入式调试的可控性和可见性。

软件开发人员能够采用IP Virtual Development Kits虚拟原型开发套件或者IP Prototyping Kits原型设计套件都作为经过验证的目标,用于SoC开发的同时进行早期软件开发、快速启动、调试和测试。对Linux软件栈即刻可用的支持确保了软件开发人员可立即启动和运行并集中在IP专用软件(例如驱动程序、引导代码、固件)上。

IP Virtual Development Kits虚拟原型开发套件和IP Prototyping Kits原型设计套件两者都能够轻松地插入到现有的软件工具链中,并无缝地与最受欢迎的嵌入式软件调试系统建立接口,以提供系统级的调试和分析功能。该套件能够轻松地被扩展以代表整个SoC,确保提前并加速整个板级支持包(BSP)的开发。

“由于软件的规模和复杂度在不断地增长,半导体公司正在寻找一种全新解决方案,以降低嵌入式软件开发不断增长的成本和工作量,”VDC Research的M2M和嵌入式技术执行副总裁Chris Rommel表示道:“随着半导体公司现在将其50%以上的开发工作量放到了软件之上,Synopsys的DesignWare IP Virtual Development Kit虚拟原型开发套件将使企业在日益由软件驱动的市场中能够保持竞争力。”

子系统集成专业知识

凭借在IP子系统集成方面的丰富知识,Synopsys专家可以协助设计师针对其特定的应用需求来定制DesignWare IP,同时将IP集成到客户的SoC中。客户可以借助Synopsys的IP专业知识来获得预先验证过的、完全集成的子系统,从而降低整体工作量以及IP构建和集成的成本。设计师可以专注于其SoC的差异化,而不是开发或集成基于标准的IP。

“我们的客户一直面临着巨大的上市时间压力以保持竞争力,并且,显而易见的是传统的IP供应方式已经不足以满足他们的需求,”Synopsys副总裁兼解决方案事业部总经理Joachim Kunkel表示:“客户对其IP供应商的期待越来越高,以应对爆发性的软件工作量及其芯片不断增长的复杂度。Synopsys的IP Accelerated加速计划,包括了全新的IP Prototyping Kits原型设计套件、IP Virtual Development Kits虚拟开发套件以及定制化的子系统,能够帮助设计师实现更快速的IP原型设计、更容易的IP集成以及更早进行软件开发。”

供货与资源

用于精选的DesignWare IP Prototyping Kits原型设计套件和IP Virtual Development Kit虚拟原型开发套件现在已经开始供货。

亦可采用以下方式了解DesignWare IP Development Kits开发套件:

视频:借助DesignWare IP Prototyping原型设计套件来更快地实现SoC启动和配置

视频:利用DesignWare IP Virtual Development Kits虚拟开发套件来加速软件启动和调试

关于DesignWare IP

新思科技(Synopsys)是一家为各种SoC设计提供高质量并经硅验证IP解决方案的领先供应商,其丰富的DesignWare IP产品组合包括完整的接口IP解决方案(包括支持多种常用协议的控制器、PHY和下一代验证IP),模拟IP,各种嵌入式存储器,逻辑库,处理器解决方案和子系统。为了支持软件开发及IP的软硬件集成,Synopsys还为其多种IP产品提供驱动软件、事务级模型和原型。Synopsys的 HAPS®基于FPGA的原型解决方案支持在系统环境中验证IP和SoC。Synopsys的Virtualizer™虚拟原型工具箱使开发人员能够比传统方法提前很久就开始为IP或者整个SoC开发软件。凭借一种稳健的IP开发方法学,以及在质量、IP原型、软件开发及综合性技术支持等领域内的大力投入,Synopsys使设计师能够加快产品的上市并降低集成风险。如需更多有关DesignWare IP的信息,请访问:http://www.synopsys.com/designware。

关于Synopsys

Synopsys有限公司(Nasdaq:SNPS)加速了全球电子市场中的创新。作为电子设计自动化(EDA)和半导体IP领域内的领导者,Synopsys提供的软件、IP和设计服务可帮助工程师应对设计、验证、系统和制造中的各种挑战。自1986年以来,世界各地的工程师使用Synopsys的技术已经设计和创造了数十亿个芯片和系统。更多信息,请访问:http://www.synopsys.com。
相关资讯
华虹半导体2025年Q1业绩解析:逆势增长背后的挑战与破局之路

2025年第一季度,华虹半导体(港股代码:01347)实现销售收入5.409亿美元,同比增长17.6%,环比微增0.3%,符合市场预期。这一增长得益于消费电子、工业控制及汽车电子领域需求的复苏,以及公司产能利用率的持续满载(102.7%)。然而,盈利能力显著下滑,母公司拥有人应占溢利仅为380万美元,同比锐减88.05%,环比虽扭亏为盈,但仍处于低位。毛利率为9.2%,同比提升2.8个百分点,但环比下降2.2个百分点,反映出成本压力与市场竞争的加剧。

边缘计算新引擎:瑞芯微RV1126B四大核心技术深度解析

2025年5月8日,瑞芯微电子正式宣布新一代AI视觉芯片RV1126B通过量产测试并开启批量供货。作为瑞芯微在边缘计算领域的重要布局,RV1126B凭借3T算力、定制化AI-ISP架构及硬件级安全体系,重新定义了AI视觉芯片的性能边界,推动智能终端从“感知”向“认知”跃迁。

半导体IP巨头Arm:季度营收破12亿,AI生态布局能否撑起估值泡沫?

2025财年第四季度,Arm营收同比增长34%至12.4亿美元,首次突破单季10亿美元大关,超出分析师预期。调整后净利润达5.84亿美元,同比增长55%,主要得益于Armv9架构芯片在智能手机和数据中心的渗透率提升,以及计算子系统(CSS)的强劲需求。全年营收首次突破40亿美元,其中专利费收入21.68亿美元,授权收入18.39亿美元,均刷新历史纪录。

Arrow Lake的突破:混合架构与先进封装的协同进化

2024年10月,英特尔正式发布Arrow Lake架构的酷睿Ultra 200系列处理器,标志着其在桌面计算领域迈入模块化设计的新阶段。作为首款全面采用Chiplet(芯粒)技术的桌面处理器,Arrow Lake不仅通过多工艺融合实现了性能与能效的优化,更以创新的混合核心布局和缓存架构重新定义了处理器的设计范式。本文将深入解析Arrow Lake的技术突破、性能表现及其对行业的影响。

暗光性能提升29%:深度解析思特威新一代AI眼镜视觉方案

2025年5月8日,思特威(股票代码:688213)正式发布专为AI眼镜设计的1200万像素CMOS图像传感器SC1200IOT。该产品基于SmartClarity®-3技术平台,集成SFCPixel®专利技术,以小型化封装、低功耗设计及卓越暗光性能,推动AI眼镜在轻量化与影像能力上的双重突破。公司发言人表示:"AI眼镜的快速迭代正倒逼传感器技术升级,需在尺寸、功耗与画质间实现平衡,这正是SC1200IOT的核心价值所在。"