东芝两种新工艺技术适用于微控制器和无线通信集成电路

发布时间:2015-08-10 阅读量:801 来源: 我爱方案网 作者: 东芝

【导读】东芝宣布,该公司已基于使用小于当前主流技术功率的65纳米逻辑工艺开发了闪存嵌入式工艺,以及基于130纳米逻辑及模拟电源工艺开发了单栅非易失性存储器(NVM)[1]工艺。
 
将最佳工艺用于不同应用将使东芝能够扩大其在微控制器、无线通信集成电路(IC)、电机控制驱动器和电源IC等领域的产品阵容。
 
130纳米非易失性存储器和65纳米闪存的样品出货计划分别于2015年第四季度和2016年第二季度启动。
 
目前,物联网(IoT)市场在部分领域对低功耗有着强劲的需求,包括可穿戴和医疗保健相关的设备。作为回应,东芝采用了SST[2]的第三代SuperFlash®电池技术,以及其自有的65纳米逻辑工艺技术。该公司还拥有微调电路和制造工艺,用于开发其超低功耗闪存嵌入式逻辑工艺。采用这种工艺的微控制器面向消费和工业应用推出,可将功耗降低至当前主流技术的约60%。
 
继首个系列的微控制器之后,东芝计划于2016财年推出短距离无线技术——蓝牙低功耗(BLE)产品——的样品。该公司还计划将65纳米工艺应用于其无线通信IC产品系列,包括近场通信(NFC)控制器和非接触式卡。这些无线通信IC产品系列可优化利用低功耗特征。
 
除了具备低功耗优势外,该加工技术还有助于缩短开发时间,因为开发过程中应用软件能够轻松写入和重新写入闪存。
 
通过对提供超低功耗的设备进行工程改造,以进一步促进专门的闪存外围电路技术及逻辑和模拟电路技术的开发,东芝将满足市场对低功耗应用持续增长的需求。该公司致力于以50μA/MHz操作为目标降低整个系统的功耗,以及面向物联网开发创新产品。

在关心成本是否显著降低的应用方面,东芝已开发了一种NVM嵌入式工艺,这种工艺将YMC[3]的单栅多次编程(MTP)电池应用于东芝的130纳米逻辑工艺技术中。
 
采用针对写入时间的MTP规格可改善新工艺的性能,同时将掩膜图案光刻中增加的步数限制在三步或更少,甚至为零。
 
NVM和模拟电路嵌在单一芯片上,可将多芯片系统通常执行的多个功能整合。此举可减少终端数量,以及实现更小型化封装。
 
通过利用MTP来调整输出精度,东芝将扩大其在高精度至关重要的领域的产品阵容,例如电源管理IC。
 
注:
 
[1] NVM:非易失性存储器。
[2] SST:美国超捷半导体。美国微芯科技公司(Microchip Technology Inc.)的全资子公司。
[3] YMC Inc.:亿而得微电子公司。一家台湾的IP开发公司。
* SuperFlash®是美国微芯科技公司在美国及其他国家的注册商标。
 
客户问询:
 
日本总部
混合信号LSI销售&市场部门
电话:+81-44-548-2518
 
中国地区
系统LSI市场部(System LSI Marketing)
上海:021-6139-3888 / 深圳:0755-2399-6897
相关资讯
台积电2nm制程斩获英特尔大单 Nova Lake-S处理器2026年量产

供应链消息证实,英特尔新一代桌面处理器Nova Lake-S已完成台积电2nm制程设计定案(DTA),计划于2026年第三季度量产。此次合作标志着英特尔首次将旗舰级CPU全流程导入外部代工厂,打破此前采用自研18A制程的预期。

英伟达获准对华供应H20 GPU 黄仁勋宣布推出全新合规AI芯片

英伟达CEO黄仁勋在北京访问期间正式确认,美国监管部门已批准其向中国市场销售H20人工智能芯片,首批产品预计近期启动交付。同时,该公司宣布专为中国市场定制开发了一款完全符合出口限制的RTX PRO GPU,主要面向工业数字化与人工智能应用场景。

2025年第二季度全球智能手机市场增长趋缓,高端化转型成关键驱动力

全球知名市场研究机构IDC最新数据显示,2025年第二季度(4月-6月)全球智能手机出货量达2.952亿部,同比增幅收窄至1%,显著低于前一季度1.5%的增长率。全球宏观经济不确定性持续抑制消费信心,尤其对价格敏感型用户群体的购买力造成冲击,导致市场整体增长动能减弱。

突破供应链瓶颈!台积电拟在美新建CoPoS与SoIC封装厂

全球晶圆代工龙头台积电正加速推进其在美国亚利桑那州的全产业链布局战略。根据外媒ComputerBase最新报道,台积电计划在其位于该州的Fab 21晶圆厂附近,新建两座专注于先进封装技术的专用工厂。此举旨在解决当前其美国产高端芯片仍需运回中国台湾进行封装的供应链瓶颈,进一步强化其在美国本土的制造与服务能力。

博通放弃西班牙10亿美元芯片封测厂计划 欧洲半导体雄心再受挫

2024年7月15日,综合多方权威信源报道,全球芯片设计巨头博通(Broadcom)已正式终止其在西班牙投资建设半导体封装测试(后段制造)工厂的计划。该项目原本被寄予厚望,是西班牙借助欧盟资金提振本土芯片产能的关键一环。