基于EMIF接口的DSP+FPGA系统实现设计方案

发布时间:2016-04-25 阅读量:2521 来源: 我爱方案网 作者:

【导读】本文介绍了DSP芯片通过EMIF接口连接FPGA的硬件电路与时序。DSP芯片通过FPGA能控制大量外部芯片工作,仅使用DSP的EMIF接口就能实现DSP启动和控制复杂系统工作的功能,大大扩展了DSP芯片的灵活性,使其强大的运算功能得以更好的发挥。

1 引言

随着信息技术的发展,数字信号处理技术成为数字化社会最重要的技术之一。由于数字信号处理器(DSP)速度快,稳定性高,功耗小,近些年来在通信、图像处理、自动控制等领域中得到了广泛的应用。其中,美国德州仪器公司(TI)的TMS320 系列DSP 占据了世界DSP 市场的主要份额,TI 也因此成为了世界上最大的DSP 制造商。本系统采用了TMS320C6722 浮点型DSP芯片。

EMIF接口(External Memory Interface)是TMS320 系列DSP上具有的一种高速接口,其设计初衷是实现DSP 与不同类型的外部扩展存储器(如 SDRAM,FLASH 等)之间的高速连接。在当前的一些应用中,为了更充分的应用DSP的运算能力,扩展其引脚资源,工程师们常用EMIF接口连接FPGA,再通过FPGA与多种外部设备相连。这样,FPGA成为了一个中转站,各种数字芯片的数据都可以通过FPGA传输至DSP。对于更加复杂的系统,当一块FPGA 芯片的引脚资源都被用尽时,可以在DSP 的EMIF接口上连接多块FPGA芯片,再将功能各异的芯片连接至FPGA.这样,DSP 芯片仅通过EMIF 接口就能实现对复杂系统的控制。

2 基于EMIF 接口的DSP+FPGA 系统实现

2.1 系统架构

图1:系统架构示意图

图1 是本人所使用的系统,DSP芯片通过EMIF接口连接了2 片FPGA,其中EP2C8F256I8 主要负责DSP核心处理所需数据的交换,连接了FLASH 芯片,SDRAM芯片,A/D 芯片。另一块FPGA 芯片EP2C8F144I8 负责与外部通信,连接了USB 接口芯片,I2C通信芯片和CAN总线通信芯片。

TMS320C6722 型DSP的EMIF接口设计初衷是与外部扩展存储器连接,EMIF接口有两种工作方式:SDRAM工作模式与异步工作模式。SDRAM工作模式是专为 SDRAM设计的同步工作模式,EMIF接口能自动给SDRAM进行刷新;异步工作模式是与SRAM、FLASH等异步器件工作时采用的模式。在本系

图2:DSP的EMIF接口

图2 所示是DSP 与一片FPGA 的接口连接图,DSP 与多片FPGA连接时,接口可以按图的方式复用,TMS320C6722 型DSP的EMIF 接口有14 根地址线,与不同FPGA进行通信时,要使用不同的地址。

2.2 DSP 与FPGA 通信时序

2.2.1 异步读操作

DSP发出对FPGA的读申请时,就会进行异步读操作。当读操作不能在外部器件的一个访问周期内完成时,EMIF就会进行多个周期的操作,直到完成整个申请。

图3:EMIF接口读操作时序图

一个EMIF读操作分为建立时间、触发时间和保持时间三部分。在建立时间开始时,EM_CS[2]片选信号拉低,同时地址线EM_A 与EM_BA 给出所读取数据的地址。触发时间开始时,EM_OE信号拉低,同时FPGA在EM_D信号线上传输数据,DSP将在触发时间的最后一个时钟处对数据采样。保持时间中EM_OE 信号将拉高,并在保持时间结束后,EM_CS[2]信号拉高。在整个周期中EM_WE_DQM、EM_WE、EM_RW信号始终为高电平。

2.2.2 异步写操作

DSP发出对FPGA的写申请时,就会进行异步写操作。当写操作不能在外部器件的一个访问周期内完成时,EMIF就会进行多个周期的操作,直到完成整个申请。

图4:EMIF接口写操作时序图

类似于读操作,EMIF 写操作分为建立时间、触发时间和保持时间三部分。在建立时间开始时,EM_CS[2]片选信号拉低,EM_RW信号拉低,同时地址线EM_A与EM_BA 给出所读取数据的地址,数据线EM_D 给出需要写入FPGA的数据。触发时间开始时,EM_WE信号拉低,EM_WE_DMQ信号给出字节使能信号。保持时间开始时EM_WE_DMQ信号与 EM_WE信号拉高,并在保持时间结束后,EM_CS[2]信号与EM_RW信号拉高。在整个写操作周期中EM_OE信号始终为高电平。

DSP 通过配置EMIF 接口的寄存器来实现上述时序,FPGA可采用IP 核来实现EMIF协议,不同的FPGA芯片要采用不同的地址。

3 系统BOOT 方法

TMS320C6722 型DSP的内部没有可写的ROM,DSP的程序必须存放在外部器件中,DSP 芯片上电后必须首先从外部芯片下载程序。本款DSP可以通过SPI 总线启动、通过I2C总线启动和通过EMIF接口启动。这几种Boot 方式和对应的引脚配置如表1 所示,在本系统中,EMIF接口除了实现通常的数据交换,还兼任带动DSP启动的功能。

表1:各种BOOT模式的启动引脚配置

系统上电后,DSP 的RESET 引脚要通过下拉电阻拉低,使DSP 处于复位态。FPGA 芯片EP2C8F256I8 上电后从FPGA 配置芯片EPCS4 中下载程序启动。FPGA启动成功后将DSP芯片的SPI0SOMI 引脚与SPI0CLK 引脚拉低,将SPI0SIMO 引脚拉高,然后再将RESET引脚拉高。这样配置是为了使DSP退出复位态时能根据上述3 个引脚的电平获知DSP 芯片将通过EMIF接口启动。此后,DSP芯片将从EMIF 接口读取1KB数据,并将这1KB数据存放于DSP的RAM中,再执行这1KB的程序。

上述过程称为DSP的第一次启动过程。这1KB的程序是由汇编语言编写并通过CCStudio 软件编译成机器语言,存放于FPGA中(通过mif 文件编译进FPGA的程序)。该1KB程序的功能是再次调用EMIF 接口,操作FPGA,使得FPGA 通过IP 核从FLASH芯片中将其余的程序(本系统的程序约为32K)拷入DSP的RAM 中并执行这些新拷入的程序。这是DSP 的第二次启动。第一次启动是硬件启动,是TMS320C6722 型DSP已经设定好的启动方式,第二次启动是软件启动,所执行的启动程序由用户编写。

推荐阅读:

以高速DSP为核心的嵌入式无线视频监控系统设计方案

基于DSP的运动相机控制系统设计方案,确保图像不失真

CEVA图像和视觉DSP使用于LG 电子的移动设备

相关资讯
工业富联2025上半年业绩预增公告:AI驱动云计算业务爆发式增长

工业富联(601138.SH)于7月7日发布2025年上半年业绩预增公告。数据显示,公司第二季度归母净利润预计达67.27亿至69.27亿元,同比增幅47.72%至52.11%;上半年净利润区间为119.58亿至121.58亿元,同比增长36.84%至39.12%。扣除非经常性损益后,净利润增长动能更强,二季度同比增幅达57.10%至61.80%。

专为安全而生:意法L9800八通道车规驱动器解析与竞争优势​

随着汽车电子化、智能化程度不断提升,对电子控制单元(ECU)的可靠性、安全性和空间利用率提出了更高要求。车身控制系统、热管理模块等关键功能需满足严格的功能安全标准,同时面临紧凑化设计挑战。意法半导体推出的L9800车规级8通道低边驱动器,正是为解决这些核心需求而生的创新解决方案。

联电加速高压制程与先进封装布局,携手英特尔、高通突围成熟制程竞争

中国台湾芯片制造商联华电子(联电)近期在高压制程技术与先进封装领域取得突破性进展。公司2024年投入156亿新台币研发资金,重点攻关5G通信、AI、物联网及车用电子所需工艺,同步推进12nm/14nm特殊制程及3D IC封装技术。

历史新高!DISCO季度出货首破900亿,AI驱动半导体设备需求火爆

东京,2025年7月 ——全球领先的半导体制造设备供应商DISCO公司近期发布关键运营数据:其在2025财年第一季度(2025自然年4月至6月)的非合并出货金额达930亿日元(约合人民币45.9亿元),不仅实现了同比增长8.5% 的稳健势头,更成功超越2024财年第三季度(2024年10月-12月)创下的908亿日元记录,登顶公司单季出货额历史峰值。这标志着DISCO在过去六个季度中第五次录得增长,展现出强劲且持续的业绩韧性。

蓉城聚势!AI芯算驱动,2025成都西部电博会7月9日盛大开幕

2025年7月9日至11日,一场引领西南乃至全国电子信息产业风向的盛会——第十三届中国(西部)电子信息博览会,将于成都世纪城新国际会展中心璀璨启幕! 本届展会深度契合时代发展与产业升级脉搏,匠心布局电子元器件、集成电路、特种电子、数字产业、机器人等核心主题展区,并特设西部地区创新成果专区。十余场高规格专题论坛、500+专家学者前沿洞见、500+优质厂商创新成果展示、超20000名专业观众共聚一堂,海量创新方案与新品首发、精彩活动轮番上演,共同铸就这场融汇前沿智慧与澎湃创新的西部电子信息领域年度盛宴!