电路基础:晶振电路设计方案及建议

发布时间:2016-10-25 阅读量:1016 来源: 我爱方案网 作者: wenwei

该文将讨论晶振电路设计方案,并解释电路中的各个元器件的具体作用,并且在元器件数值的选择上提供指导。最后,就消除晶振不稳定和起振问题,最后文章还将给出了一些建议措施。

1 晶振的等效电气特性
  
(1) 概念
  
[1] 晶片,石英晶体或晶体、晶振、石英晶体谐振器
  
从一块石英晶体上按一定方位角切下薄片。
  
[2] 晶体振荡器
  
在封装内部添加IC组成振荡电路的晶体元件称为晶体振荡器。
  
(2) 晶振等效电路
    
图1. 晶振的等效电路
  
图1展示了晶振等效的电路。R是ESR串联等效阻抗,L和C分别是晶振等效电感和等效电容。Cp是晶振的伴身电容,其极性取决于晶振的极性。
  
图2是晶振的电抗频谱线。
    
图2. 晶振的电抗频谱线
  
根据图 2,当晶振工作在串联谐振状态下时,电路就似一个纯电阻电路,感抗等于容抗(XL=XC)。串联谐振的频率为:
    
 
当晶振工作在并联谐振模式时,晶振表现为感性。该模式的工作频率由晶振的负载决定。对于并联谐振状态的晶振,晶振制造商应该指定负载电容CL。在这种模式下,振动频率由下式给出
    
 
在并联谐振模式下,电抗线中fs到fa的斜线区域内,通过调整晶振的负载,如图2,晶振都可以振荡起来。
  
2 晶振电路的设计
  
图3所示为推荐的晶振振荡电路图。这样的组成可以使晶振处于并联谐振模式。反相器在芯片内体现为一个AB型放大器,它将输入的电量相移大约180°后输出;并且由晶振,R1,C1和C2组成的π型网络产生另外180°的相移。所以整个环路的相移为360°。这满足了保持振荡的一个条件。其它的条件,比如正确起振和保持振荡,则要求闭环增益应≥1。
    
图3. 晶振振荡器设计电路
  
反相器附近的电阻Rf产生负反馈,它将反相器设定在中间补偿区附近,使反相器工作在高增益线性区域。电阻值很高,范围通常在500KΩ ~2MΩ内。
  
图示的C1,C2就是为晶振工作在并联谐振状态下得到加载电容CL的电容。关于最优的加载电容CL的计算公式为:
    
 
这里CS是PCB的漂移电容(stray capacitance),用于计算目的时,典型值为5pf。现在C1和C2选择出来满足上面等式。通常选择的C1和C2是大致相等的。C1和/或C2的数值较大,这提高了频率的稳定性,但减小了环路增益,可能引发起振问题。
  
R1是驱动限流电阻,主要功能是限制反相器输出,这样晶振不会被过驱动(over driven)。R1、C1组构成分压电路,这些元器件的数值是以这样的方式进行计算的:反相器的输出接近rail-to-rail值,输入到晶振的信号是rail-to-rail的60%,通常实际是令R1的电阻值和的C1容抗值相等,即R1 ≈ XC1。这使晶振只取得反相器输出信号的一半。要一直保证晶振消耗的功率在厂商说明书规定范围内。过驱动会损坏晶振。
  
理想情况下,反相器提供180°相移。但是,反相器的内在延迟会产生额外相移,而这个额外相移与内在延迟成比例。为保证环路全相移为n360°,π 型网络应根据反相器的延迟情况,提供小于180°的相移。R1的调整可以满足这一点。使用固定大小的C1和C2,闭环增益和相位可随R1变化。如果上述两个条件均得到了满足,在一些应用中,R1可以忽略掉。
  
一些芯片内置了全部这些外部器件(Rf, R1, C1, and C2),因此消除了电路设计师的烦恼。这种情况下,只要把晶振连接在XTAL和XTAL引脚上即可。
  
提示:
  
选择ESR小的晶振,有利于解决起振问题。较小的ESR可以增加环路增益。
  
在PCB板上缩短线路可以减小漂移电容。这也有利于解决晶振起振和振荡频率的问题。
  
在工作的温度下和工作的电压范围内经常性测试一下电路,以确保晶振起振和持续振荡。必要的时候调整元器件的数值。
  
为了取得最好效果,晶振的设计,用至少0.4 Vdd(峰峰值)的电平驱动时钟反相器。调节晶振不能满足要求。为了获得进一步的设计协助,请联系晶振制造商。
  
为了优化R1,我们推荐先计算C1和C2(前面已经解释过如何计算)。将R1替换成电位计,将其初始值设置到大约XC1。如果需要,调节电位计的设置,直到晶振起振并在稳态条件下保持振荡。

相关资讯
华虹半导体2025年Q1业绩解析:逆势增长背后的挑战与破局之路

2025年第一季度,华虹半导体(港股代码:01347)实现销售收入5.409亿美元,同比增长17.6%,环比微增0.3%,符合市场预期。这一增长得益于消费电子、工业控制及汽车电子领域需求的复苏,以及公司产能利用率的持续满载(102.7%)。然而,盈利能力显著下滑,母公司拥有人应占溢利仅为380万美元,同比锐减88.05%,环比虽扭亏为盈,但仍处于低位。毛利率为9.2%,同比提升2.8个百分点,但环比下降2.2个百分点,反映出成本压力与市场竞争的加剧。

边缘计算新引擎:瑞芯微RV1126B四大核心技术深度解析

2025年5月8日,瑞芯微电子正式宣布新一代AI视觉芯片RV1126B通过量产测试并开启批量供货。作为瑞芯微在边缘计算领域的重要布局,RV1126B凭借3T算力、定制化AI-ISP架构及硬件级安全体系,重新定义了AI视觉芯片的性能边界,推动智能终端从“感知”向“认知”跃迁。

半导体IP巨头Arm:季度营收破12亿,AI生态布局能否撑起估值泡沫?

2025财年第四季度,Arm营收同比增长34%至12.4亿美元,首次突破单季10亿美元大关,超出分析师预期。调整后净利润达5.84亿美元,同比增长55%,主要得益于Armv9架构芯片在智能手机和数据中心的渗透率提升,以及计算子系统(CSS)的强劲需求。全年营收首次突破40亿美元,其中专利费收入21.68亿美元,授权收入18.39亿美元,均刷新历史纪录。

Arrow Lake的突破:混合架构与先进封装的协同进化

2024年10月,英特尔正式发布Arrow Lake架构的酷睿Ultra 200系列处理器,标志着其在桌面计算领域迈入模块化设计的新阶段。作为首款全面采用Chiplet(芯粒)技术的桌面处理器,Arrow Lake不仅通过多工艺融合实现了性能与能效的优化,更以创新的混合核心布局和缓存架构重新定义了处理器的设计范式。本文将深入解析Arrow Lake的技术突破、性能表现及其对行业的影响。

暗光性能提升29%:深度解析思特威新一代AI眼镜视觉方案

2025年5月8日,思特威(股票代码:688213)正式发布专为AI眼镜设计的1200万像素CMOS图像传感器SC1200IOT。该产品基于SmartClarity®-3技术平台,集成SFCPixel®专利技术,以小型化封装、低功耗设计及卓越暗光性能,推动AI眼镜在轻量化与影像能力上的双重突破。公司发言人表示:"AI眼镜的快速迭代正倒逼传感器技术升级,需在尺寸、功耗与画质间实现平衡,这正是SC1200IOT的核心价值所在。"