设计小技巧:多层PCB设计层数规划

发布时间:2016-10-27 阅读量:1073 来源: 发布人:

规划,这是一个在我们人生各个阶段一直都狠刷存在感的词汇。高中的时候,会有人问你,打算要学个什么专业;大学的时候,就有人问,以后打算从事什么行业;工作了之后,就有人问你,以后的人生是怎么规划的,什么时候结婚、买房、生孩子。。。等等等等一系列的各种规划不断的被别人提起,让你思考。凡事豫则立,不豫则废。言前定则不跲,事前定则不困,行前定则不疚,道前定则不穷,有规划的人生,总是让人感觉比较稳妥。自然,有规划的PCB设计,也是更让人信服,layout工程师也可以少走弯路。

pcb设计就像一个建高楼大厦的过程,布线层数规划就是其中的设计图纸,规划好了,布线就自然而然可以水到渠成了。PCB板的层数一般不会事先确定好,会由工程师综合板子情况给出规划,总层数由信号层数加上电源地的层数构成。

1、信号层数的规划

布线通道通常是决定信号层数的重要因素。首先要清楚板上是否有比较深的BGA和连接器,BGA的深度和BGA的PIN间距是决定BGA出线层数的关键。例如1.0mm的BGA过孔间一般可以过两根线,0.8mm的BGA过孔之间只能过一根线,两者出线层数就有很大的区别。连接器则主要考虑其深度,基本两个过孔之间过一对差分线。



两个过孔间只能过一根线的BGA出线,共用4个走线层。



两个过孔间能过两根线的BGA出线,共用2个走线层。


其次要考虑板上高速信号的布线通道,因为高速信号处理的时候要求的条件比较多,需要考虑stub、走线间距、参考平面等因素,所以需要优先考虑其布线通道是否足够。

飞线为高速信号 
最后是瓶颈区域的规划,在基本布局处理好之后,对于比较狭窄的瓶颈区域需要重点关注。综合考虑差分线、敏感信号线、特殊信号拓扑等情况来具体计算瓶颈区域最多能出多少线,多少层才能让需要的所有线通过这个区域。 

瓶颈的计算

2、电源、地层数的规划

电源的层数主要由电源的种类数目、分布情况、载流能力、单板的性能指标以及单板的成本决定。电源平面的设置需要满足两个条件:电源互不交错;避免相邻层重要信号跨分割。


地的层数设置则需要注意以下几点:

1.主要器件面对应的第二层要有比较完整的地平面;高速、高频、时钟等重要信号要参考地平面;

2.主要电源和地平面紧耦合,降低电源平面阻抗等等。


综合考虑了以上两点,基本上不会出现有部分线走不通,临时加层,然后大规模修改,浪费时间成本的情况发生。在我们实际的评估中,可能还需要考虑到加工、板厚等方面的影响。

相关资讯
新能源汽车的“核心系统”:深度解析大三电与小三电技术体系

本文将从技术原理、系统架构及工程实现角度,全解剖析新能源汽车的大三电和小三电系统

从汽车电子到多元工业应用:CAN总线技术解析与发展趋势

CAN总线技术通过单一总线替代复杂布线系统,极大提高了系统的可靠性与可维护性

窥见电池灵魂:BMS数据采集如何成为电动时代的神经末梢

数据采集的精度和可靠性,直接决定了整个BMS系统性能的天花板

强强联合!英伟达50亿入股英特尔

英伟达投资50亿入股英特尔股票

​温补晶振(TCXO)核心技术解析:8大关键参数决定系统时序精度​

在高速通信、精准导航与精密测量等尖端领域,电子系统的时序架构对时钟信号稳定性的要求已近乎苛刻——其精度如同机械钟表的游丝摆轮,微小偏差便可能引发整个系统的时序紊乱,导致数据传输错误、定位偏移或测量失准。环境温度的波动一直是普通晶振频率稳定性的最大挑战,而温补晶振(Temperature Compensated Crystal Oscillator,简称TCXO)作为高精度时钟基准的核心器件,正是为解决这一核心问题而生。它凭借内置的“感知-计算-补偿”机制,在宽温环境下实现对频率的精准锁定,将温度变化引发的漂移压制在极低水平,成为高端电子系统中不可或缺的“时序锚点”。要真正理解并选型这一精密器件,就必须深入剖析其决定性能优劣的几个重要参数。