设计小技巧:多层PCB设计层数规划

发布时间:2016-10-27 阅读量:1053 来源: 发布人:

规划,这是一个在我们人生各个阶段一直都狠刷存在感的词汇。高中的时候,会有人问你,打算要学个什么专业;大学的时候,就有人问,以后打算从事什么行业;工作了之后,就有人问你,以后的人生是怎么规划的,什么时候结婚、买房、生孩子。。。等等等等一系列的各种规划不断的被别人提起,让你思考。凡事豫则立,不豫则废。言前定则不跲,事前定则不困,行前定则不疚,道前定则不穷,有规划的人生,总是让人感觉比较稳妥。自然,有规划的PCB设计,也是更让人信服,layout工程师也可以少走弯路。

pcb设计就像一个建高楼大厦的过程,布线层数规划就是其中的设计图纸,规划好了,布线就自然而然可以水到渠成了。PCB板的层数一般不会事先确定好,会由工程师综合板子情况给出规划,总层数由信号层数加上电源地的层数构成。

1、信号层数的规划

布线通道通常是决定信号层数的重要因素。首先要清楚板上是否有比较深的BGA和连接器,BGA的深度和BGA的PIN间距是决定BGA出线层数的关键。例如1.0mm的BGA过孔间一般可以过两根线,0.8mm的BGA过孔之间只能过一根线,两者出线层数就有很大的区别。连接器则主要考虑其深度,基本两个过孔之间过一对差分线。



两个过孔间只能过一根线的BGA出线,共用4个走线层。



两个过孔间能过两根线的BGA出线,共用2个走线层。


其次要考虑板上高速信号的布线通道,因为高速信号处理的时候要求的条件比较多,需要考虑stub、走线间距、参考平面等因素,所以需要优先考虑其布线通道是否足够。

飞线为高速信号 
最后是瓶颈区域的规划,在基本布局处理好之后,对于比较狭窄的瓶颈区域需要重点关注。综合考虑差分线、敏感信号线、特殊信号拓扑等情况来具体计算瓶颈区域最多能出多少线,多少层才能让需要的所有线通过这个区域。 

瓶颈的计算

2、电源、地层数的规划

电源的层数主要由电源的种类数目、分布情况、载流能力、单板的性能指标以及单板的成本决定。电源平面的设置需要满足两个条件:电源互不交错;避免相邻层重要信号跨分割。


地的层数设置则需要注意以下几点:

1.主要器件面对应的第二层要有比较完整的地平面;高速、高频、时钟等重要信号要参考地平面;

2.主要电源和地平面紧耦合,降低电源平面阻抗等等。


综合考虑了以上两点,基本上不会出现有部分线走不通,临时加层,然后大规模修改,浪费时间成本的情况发生。在我们实际的评估中,可能还需要考虑到加工、板厚等方面的影响。

相关资讯
联发科英伟达GB200芯片终端上市,AI PC迎量产浪潮

全球半导体巨头联发科与英伟达联合打造的GB200 Grace Blackwell超级芯片终端产品,已获得宏碁、华硕、戴尔等七大PC品牌厂商导入。自7月起,搭载该芯片的AI超级计算机DGX Spark及相关设备正式进入量产交付阶段,标志着消费级高性能AI硬件的商业化落地。

长鑫科技冲刺A股:LPDDR5量产突破,全球DRAM市场份额加速扩张

近日,证监会官网披露长鑫科技集团股份有限公司(简称“长鑫科技”)已提交上市辅导备案材料,正式启动A股IPO进程。辅导机构由中金公司和中信建投证券联合担任,标志着国内最大DRAM芯片制造商的资本化路径进入实质性阶段。

工业富联2025上半年业绩预增公告:AI驱动云计算业务爆发式增长

工业富联(601138.SH)于7月7日发布2025年上半年业绩预增公告。数据显示,公司第二季度归母净利润预计达67.27亿至69.27亿元,同比增幅47.72%至52.11%;上半年净利润区间为119.58亿至121.58亿元,同比增长36.84%至39.12%。扣除非经常性损益后,净利润增长动能更强,二季度同比增幅达57.10%至61.80%。

专为安全而生:意法L9800八通道车规驱动器解析与竞争优势​

随着汽车电子化、智能化程度不断提升,对电子控制单元(ECU)的可靠性、安全性和空间利用率提出了更高要求。车身控制系统、热管理模块等关键功能需满足严格的功能安全标准,同时面临紧凑化设计挑战。意法半导体推出的L9800车规级8通道低边驱动器,正是为解决这些核心需求而生的创新解决方案。

联电加速高压制程与先进封装布局,携手英特尔、高通突围成熟制程竞争

中国台湾芯片制造商联华电子(联电)近期在高压制程技术与先进封装领域取得突破性进展。公司2024年投入156亿新台币研发资金,重点攻关5G通信、AI、物联网及车用电子所需工艺,同步推进12nm/14nm特殊制程及3D IC封装技术。